[发明专利]显示装置无效
申请号: | 200910132120.6 | 申请日: | 2005-02-04 |
公开(公告)号: | CN101556419A | 公开(公告)日: | 2009-10-14 |
发明(设计)人: | 安藤晶一;中岛睦;白木一郎;吉田圭介;伊奈惠一 | 申请(专利权)人: | 夏普株式会社 |
主分类号: | G02F1/1362 | 分类号: | G02F1/1362;G02F1/1368;G02F1/1335;G09F9/00 |
代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 刘宗杰;王小衡 |
地址: | 日本大阪*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 显示装置 | ||
本申请是下述申请的分案申请,发明名称:显示装置,申请日:2005年2月4日,申请号:200510009165.6
技术领域
本发明,涉及一种与液晶显示装置(LCD)、等离子显示装置(PDP)、有机或者是无机电致发光显示装置、发光二极管(LED)显示装置、萤光显示管、电场放出型显示装置、电泳显示装置、电化学发光显示装置等有关的显示装置。
背景技术
作为有源矩阵驱动的液晶显示装置(LCD),例举了使用薄膜晶体管(TF T)的彩色液晶显示装置(LCD)。这个彩色液晶显示装置(LCD),具有作为有源矩阵驱动基板的薄膜晶体管基板,与薄膜晶体管基板对向配置的具备公用电极的对向基板,通过两基板之间的液晶层。薄膜晶体管基板,具有形成在栅极线及源极线交点近旁的薄膜晶体管、连接于薄膜晶体管的像素电极。通过对应各像素电极配置红(R)、绿(G)、兰(B)的彩色滤色器,形成各色像素。作为像素的排列方法,例举了例如USP5144288揭示的三角形排列。USP5144288,由参照包含在揭示中。
图1,是模式表示具有三角排列(Delta排列)像素的液晶显示装置(LCD)的薄膜晶体管基板的平面图。在薄膜晶体管基板的显示部分1中,形成了从栅极驱动器2延长的栅极驱动线4,从源极驱动器3延长的源极驱动线5。在栅极驱动线4和源极驱动线5的交点近旁形成了薄膜晶体管6,各个薄膜晶体管6与像素电极7联接。由栅极驱动线4通过地址化的薄膜晶体管6,将对应各像素的信号从源极驱动线5提供给像素电极7。由此在像素电极7和公用电极(未图示)之间施加了电压,控制对应于这个像素区域的液晶层的光学特性,进行显示。
在图1所示的薄膜晶体管基板中,相对于栅极驱动线4的行方向上直线状延长,源极驱动线5在列方向呈蛇行延长。还有,从同一源极驱动线5提供给信号的像素电极7,相对于源极驱动线5的每一行左右交替,也就是曲折状配置。
另一方面,有人开发了以提高像素孔径率为目的,在源极线上覆盖绝缘膜,在这个绝缘膜上形成了像素电极的高孔径率的液晶显示装置(LCD)。但是,如利用三角排列的高孔径率的液晶显示装置(LCD)中,会发生以下所示的问题。
图2,是模式表示图1所示的三角形排列显示板中源极线和像素电极之间的电容的平面图。如图2所示,从平面上看,各像素7是被行方向相邻的源极线5所夹。例如,图2所示的第1行的绿像素7G1及第3行的绿像素7G3,是被为向绿像素7G输入像素信号PS的绿像素用源极线5G和为向与绿像素7G行方向相邻的兰像素7B输入像素信号PS的兰像素用源极线5B所夹。
另一方面,图2所示的第2行绿像素7G2及第4行绿像素7G4,是被绿像素用源极线5G和为向与绿像素7G行方向相邻的红像素7R输入像素信号PS的红像素用源极线5R所夹。换句话说,被绿像素用源极线5G与兰像素用源极线5B所夹的绿像素7G1、7G3,和被绿像素用源极线5G与红像素用源极线5R所夹的绿像素7G2、7G4每一行交替排列。也就是在行方向上夹的源极线5与两种不同类的绿像素7G每隔一行交替排列。
图3,是图2中以第2行的绿像素7G2为中心的像素排列的部分扩大图。图4,是模式表示图3中A-B线剖面图。图5,是模式表示图3中C-D线剖面图。如图4及图5所示,因为像素电极7和源极线5通过绝缘膜8配置,所以就存在作为寄生电容的源极·漏极间电容。某一个像素电极7和向这个像素电极7输入像素信号PS的源极线5(换句话说,驱动这个像素电极7的源极线5)的寄生电容为电容Csd1,某一个像素电极7和不向这个像素电极7输入像素信号PS的源极线5(换句话说,不驱动这个像素电极7的源极线5)的寄生电容为电容Csd2。例如,在红像素用源极线5R和红像素7R之间存在电容Csd1,在红像素用源极线5R和兰像素7B或者绿像素7G之间存在电容Csd2。通过这些寄生电容Csd1、Csd2从源极线5的电位变动引入像素电极7的电位。例如,红像素用源极线5R及绿像素用源极线5G所夹的第2行绿像素7G2从这些源极线5R、5G引入电位,绿像素用源极线5G及兰像素用源极线5B所夹的第1行绿像素7G1从这些源极线5G、5B引入电位。因此,引入后的像素电极(例如绿像素7G)的电位Vpix可用下式表示。
Vpix=Vsl0+(Csd1/Cpix)×ΔVsl1+(Csd2/Cpix)×ΔVsl2
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于夏普株式会社,未经夏普株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910132120.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:GaN基材料外延层生长制备方法
- 下一篇:一种贵铅物料真空蒸馏脱铅的方法