[发明专利]一种SON结构MOSFET的制备方法有效
申请号: | 201010234200.5 | 申请日: | 2010-07-22 |
公开(公告)号: | CN102339754A | 公开(公告)日: | 2012-02-01 |
发明(设计)人: | 黄晓橹;陈静;张苗;王曦 | 申请(专利权)人: | 中国科学院上海微系统与信息技术研究所 |
主分类号: | H01L21/336 | 分类号: | H01L21/336;H01L21/8238 |
代理公司: | 上海光华专利事务所 31219 | 代理人: | 李仪萍 |
地址: | 200050 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 son 结构 mosfet 制备 方法 | ||
技术领域
本发明涉及一种场效应管(MOSFET)的制作工艺,尤其涉及一种SON(Silicon On Nothing)结构的MOSFET的制作工艺,属于半导体制造技术领域。
背景技术
SOI(Silicon On Insulator)是指绝缘体上硅技术,由于SOI技术减小了源漏的寄生电容,SOI电路的速度相对传统体硅电路的速度有显著的提高,同时SOI还具有短沟道效应小,很好的抗闭锁性,工艺简单等一系列优点,因此SOI技术已逐渐成为制造高速、低功耗、高集成度和高可靠超大规模硅集成电路的主流技术。然而,SOI器件存在自加热效应,它会导致器件性能的退化,严重影响器件的可靠性,当器件尺寸缩小时,其负面影响显得更为突出,因此大大限制了SOI技术的推广。
近年来,为了克服上述问题,提出了一种新型的器件结构SON(Silicon On Nothing)。所谓SON是指将沟道制备在空洞层上的器件结构,空洞层起到SOI中埋氧层的作用,可以保持器件良好的亚阈值特性。若同时使其源漏和衬底直接连接,可以为器件的散热提供良好的通道。
美国专利号为7015147的发明专利《Fabrication of Silicon-On-Nothing (SON)MOSFET Fabrication Using Selective Etching of Si1-xGex Layer》就公开了一种利用选择性刻蚀制作SON场效应管的方法。相对于标准CMOS工艺,该方法需要额外的外延SiGe和Si层,需要额外的选择性SiGe刻蚀区域定义光刻版,且SiGe刻蚀率不容易控制,从而会影响空洞层的形成。同时该方法的源漏和衬底之间填充SiO2,没有和衬底连接,无法克服自加热效应。中国专利号为1209800的发明专利《一种制备SON型场效应晶体管的方法》提出了另一种利用氦或氢氦注入技术制作SON的方法。该方法相对于标准CMOS工艺,需要额外的氢氦注入光刻版,空洞层是在整个有源区内形成,而不是仅仅在MOS沟道下方形成。为了使源漏区与衬底连接,还需要对源漏区通过重离子注入进行非晶化处理,从而使得源漏区体积膨胀以填充源漏区下方的空洞层。这种方法工艺复杂,成本较高,源漏区质量难以控制且影响成品率。
鉴于此,本发明将提出另一种SON场效应管的制作工艺,降低工艺复杂度,提高生产效率,节约生产成本。
发明内容
本发明要解决的技术问题在于提供一种SON结构MOSFET的制备方法,该方法工艺简单,生产成本低,且与传统CMOS工艺完全兼容。
为了解决上述技术问题,本发明采用如下技术方案:
一种SON结构MOSFET的制备方法,包括以下步骤:
步骤一、形成有源区;
步骤二、在有源区上形成缓冲层;
步骤三、利用栅区光刻版,采用与栅区光刻工艺所用光刻胶极性相反的光刻胶进行光刻,使有源区上用于形成栅区的位置露出,然后进行氢氦离子注入,去除光刻胶后经退火在用于形成栅区的位置下面的有源区内形成空洞层;
步骤四、去除缓冲层;
步骤五、在所述空洞层两端形成源区及漏区,在空洞层上形成沟道,并利用所述栅区光刻版采用栅区光刻工艺制作栅区,完成MOSFET器件结构。
其中,步骤一通过浅沟槽隔离技术在体硅衬底上形成有源区;步骤二通过热生长或低压化学气相沉积(LPCVD)形成缓冲层,所形成的缓冲层为SiO2,其厚度在以上;步骤三中退火的条件为在1800-2200℃的氮气环境中进行退火;步骤四采用湿法刻蚀去除缓冲层。
本发明的有益效果在于:由于使用栅区光刻版进行氢氦注入窗口的定义,仅仅在MOS沟道下面形成空洞层,实现了栅区位置和空洞层的准自对准;且并不影响源漏区工艺,使源漏区和衬底完全相连,不存在自加热效应。本发明的SON结构MOSFET的制备方法工艺简单,与传统体硅CMOS技术完全兼容,有利于生产效率、成品率的提高,由于不必制备额外的光刻版,可大大节约生产成本,具有重要的经济价值。
附图说明
图1-4为利用本发明方法制备CMOS器件结构的工艺流程示意图。
具体实施方式
下面结合附图进一步说明本发明的器件结构,为了示出的方便附图并未按照比例绘制。
请参看图1-4,利用本发明的制备方法,以CMOS器件为例,包括以下步骤:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院上海微系统与信息技术研究所,未经中国科学院上海微系统与信息技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010234200.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种立方氮化硼刀具及其制造方法
- 下一篇:高温真空炉
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造