[发明专利]像素阵列基板以及显示面板无效
申请号: | 201110023888.7 | 申请日: | 2011-01-21 |
公开(公告)号: | CN102156370A | 公开(公告)日: | 2011-08-17 |
发明(设计)人: | 曾庆安;何升儒;丁天伦;曹正翰;黄铭涌;黄彦衡;廖培钧;徐文浩 | 申请(专利权)人: | 友达光电股份有限公司 |
主分类号: | G02F1/1362 | 分类号: | G02F1/1362;G02F1/1368;H01L27/12 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 彭久云 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 阵列 以及 显示 面板 | ||
1.一种像素阵列基板,包括:
基板;
多个扫描线组,配置于该基板上;
多条数据线,与该多个扫描线组相交;以及
多个像素结构,连接于该多个扫描线组以及该多个数据线,其中各像素结构包括:
有源元件组,连接于第n组扫描线组以及第m条数据线,其中n
与m皆为正整数;
第一像素电极,电性连接于该有源元件组;
第二像素电极,电性连接于该有源元件组,且该第一像素电极位于
该第二像素电极以及第n组扫描线组之间;以及
连接电极,位于该第一像素电极相邻于其中一条数据线的一侧,且该第二像素电极透过该连接电极电性连接至该有源元件组,其中该连接电极、该第一像素电极与该第二像素电极为相同膜层。
2.如权利要求1所述的像素阵列基板,其中各扫描线组包括相邻的第一扫描线以及第二扫描线,其中第n组扫描线组的该第二扫描线电性连接于第n+i组扫描线组的该第一扫描线,且i为正整数。
3.如权利要求2所述的像素阵列基板,其中各像素结构的该有源元件组包括第一有源元件以及第二有源元件,该第一有源元件连接于第n组扫描线组的该第一扫描线、第m条数据线、该第一像素电极以及该第二像素电极,而该第二有源元件连接于第n组扫描线组的该第二扫描线、该第一像素电极以及该第二像素电极。
4.如权利要求3所述的像素阵列基板,其中该第一有源元件为双漏极型薄膜晶体管,其具有二漏极且该第一像素电极电性连接于其中一漏极,而该第二像素电极透过该连接电极电性连接于另一漏极。
5.如权利要求4所述的像素阵列基板,其中该第二有源元件透过该第一有源元件的该另一漏极连接于该第二像素电极。
6.如权利要求3所述的像素阵列基板,还包括绝缘层,配置于该基板上,覆盖该多个扫描线组、该多个数据线以及各像素结构的该有源元件组。
7.如权利要求6所述的像素阵列基板,其中该绝缘层具有第一接触开口以及第二接触开口,该第一像素电极透过该第一接触开口电性连接于该第一有源元件,而该连接电极透过该第二接触开口电性连接于该第一有源元件以及该第二有源元件。
8.如权利要求7所述的像素阵列基板,其中该第一接触开口与该第二接触开口位于第n组扫描线组的该第一扫描线与该第二扫描线之间。
9.如权利要求1所述的像素阵列基板,其中各像素结构还包括耦合电极,位于该第一像素电极相邻于其中另一条数据线的另一侧,且该耦合电极连接于该第二像素电极。
10.如权利要求9所述的像素阵列基板,其中该耦合电极与该第二像素电极为相同膜层。
11.如权利要求1所述的像素阵列基板,还包括彩色滤光层,配置于该基板上。
12.如权利要求1所述的像素阵列基板,还包括黑矩阵层,配置于该基板上,且与该多个扫描线组以及该多个数据线至少部分重叠。
13.如权利要求1所述的像素阵列基板,其中各像素结构的该第二像素电极部分重叠于相邻的至少其中一条数据线。
14.如权利要求1所述的像素阵列基板,其中各像素结构的该第一像素电极与该第二像素电极分别具有多个狭缝以定义出至少四个配向方向。
15.一种显示面板,包括:
如权利要求1至14中任一所述的像素阵列基板;
对向基板,与该像素阵列基板相对;以及
聚合物稳定配向型液晶层,配置于该像素阵列基板与该对向基板之间。
16.如权利要求15所述的显示面板,还包括图案化相位延迟片,配置于该像素阵列基板上,其中该图案化相位延迟片具有多个相位延迟区,且各相位延迟区对应于其中一个像素结构。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110023888.7/1.html,转载请声明来源钻瓜专利网。