[发明专利]高精度IRIG-B码对时解码板无效

专利信息
申请号: 201210100365.2 申请日: 2012-04-08
公开(公告)号: CN102624391A 公开(公告)日: 2012-08-01
发明(设计)人: 吴旻;何鸣;王皓;王成进 申请(专利权)人: 安徽继远电网技术有限责任公司
主分类号: H03M1/12 分类号: H03M1/12;G04G7/00
代理公司: 安徽省合肥新安专利代理有限责任公司 34101 代理人: 何梅生
地址: 230009 安*** 国省代码: 安徽;34
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 高精度 irig 解码
【权利要求书】:

1.高精度IRIG-B码对时解码板,采用6层印制电路板,其特征是,包括FPGA、E2PROM、RAM、晶振、JATG和RESET;

所述FPGA,其触发管脚设置为上升和下降沿触发中断,用于对接收到的IRIG-B码编码信号进行高速分析解码,并将解码的实时数据存储至RAM并处理运算;

所述E2PROM,用于存储对IRIG-B码编码进行对时分析解码的程序;

所述RAM,用于存储所述FPGA解码的实时数据运算。

所述晶振,用于产生FPGA所需要的高精度时钟脉冲信号;

所述JTAG,用于在线下载程序,不需要在生产时对芯片进行烧写然后再进行焊接;

所述RESET,用于解码板的重启和复位。

2.根据权利要求1所述的高精度IRIG-B码对时解码板,其特征是,还包括信号输入模块和数据通信模块;

所述信号输入模块包括B码信号防雷电路、光隔电路、B码信号调理电路、A/D转换模块与A/D控制回路、GPIO输入电路等电路;所述B码信号防雷电路、光隔电路、B码信号调理电路用于预处理B码的异常信号并将异常信号转换为正常信号,然后将正常信号送给FPGA处理;A/D转换模块与A/D控制回路用于采集12路16bit模拟数据;GPIO输入电路用于处理开关量输入信号;

所述数据通信模块包括RS232软对时信号接口和1PPS硬对时信号接口,用于将FPGA解码出B码信号并实时发送出去。

3.根据权利要求1和2所述的高精度IRIG-B码对时解码板,其特征是,所述数据通信模块还包括LVDS接口、SPI接口、TTL接口和GPIO接口。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽继远电网技术有限责任公司,未经安徽继远电网技术有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210100365.2/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top