[发明专利]基于可编程逻辑芯片的数字线序校对仪无效

专利信息
申请号: 201310382117.6 申请日: 2013-08-28
公开(公告)号: CN103454548A 公开(公告)日: 2013-12-18
发明(设计)人: 赵环;年丰;杨仁福;高连山 申请(专利权)人: 北京无线电计量测试研究所
主分类号: G01R31/02 分类号: G01R31/02
代理公司: 北京正理专利代理有限公司 11257 代理人: 张文祎
地址: 100854 北*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 基于 可编程 逻辑 芯片 数字 校对
【权利要求书】:

1.基于可编程逻辑芯片的数字线序校对仪,其特征在,该数字线序校对仪包括发射端和接收端,所述发射端和接收端通过待测电缆线连接,所述发射端将电缆线的信号进行处理输出不同的调制信号,该调制信号经电缆线传输至所述接收端,所述接收端将接收到的调制信号进行处理,判断出各个信号所对应的发射端的管脚。

2.根据权利要求1所述的基于可编程逻辑芯片的数字线序校对仪,其特征在,所述发射端包括第一处理器和接线端子,该第一处理器通过所述接线端子与待测电缆线连接。

3.根据权利要求1所述的基于可编程逻辑芯片的数字线序校对仪,其特征在,所述接收端包括探针和第二处理器,该处理器通过所述探针与待测电缆线连接。

4.根据权利要求2所述的基于可编程逻辑芯片的数字线序校对仪,其特征在,所述发射端中处理器的各个管脚与接线端子针脚之间连接有80-120Ω的电阻。

5.根据权利要求1所述的基于可编程逻辑芯片的数字线序校对仪,其特征在,所述的调制信号为频率信号、编码信号或者通信协议信号。

6.根据权利要求5所述的基于可编程逻辑芯片的数字线序校对仪,其特征在,所述调制信号为不超过500kHz的TTL信号。

7.根据权利要求1所述的基于可编程逻辑芯片的数字线序校对仪,其特征在,所述发射端、接收端和待测电缆线的信号共地。

8.根据权利要求2或3所述的基于可编程逻辑芯片的数字线序校对仪,其特征在,所述第一和第二处理器为CPLD,FGPG,DSP或者51单片机。

9.根据权利要求1所述的基于可编程逻辑芯片的数字线序校对仪,其特征在,所述数字线序校对仪还包括与接收端连接的显示屏,用于显示待测电缆线对应的管脚号。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京无线电计量测试研究所,未经北京无线电计量测试研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310382117.6/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top