[发明专利]片式电子组件及其制造方法有效
申请号: | 201410330931.8 | 申请日: | 2014-07-11 |
公开(公告)号: | CN104934187B | 公开(公告)日: | 2018-06-29 |
发明(设计)人: | 车慧娫;李东焕;郑汀爀;尹灿;房惠民;金珆暎 | 申请(专利权)人: | 三星电机株式会社 |
主分类号: | H01F17/04 | 分类号: | H01F17/04;H01F27/28 |
代理公司: | 北京铭硕知识产权代理有限公司 11286 | 代理人: | 韩芳;韩明星 |
地址: | 韩国京畿*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电子组件 片式 制造 高宽比 内线圈 线圈部 短路 | ||
提供了一种片式电子组件及其制造方法,且更具体的是,一种具有通过与线圈的宽度相比增大线圈的厚度而能够防止线圈部之间发生短路并具有高的高宽比(AR)的内线圈结构的片式电子组件及其制造方法。
本申请要求于2014年3月18日在韩国知识产权局提交的第10-2014-0031377号韩国专利申请的权益,该申请的公开通过引用包含于此。
技术领域
本公开涉及一种片式电子组件及其制造方法。
背景技术
作为片式电子组件之一的电感器是与电阻器和电容器一起形成电子电路以去除噪声的典型的无源元件。这样的电感器可使用电磁特性与电容器结合以构成放大特定频带的信号的谐振电路、滤波电路等。
近来,随着诸如各种通信装置、显示装置等的信息技术(IT)的小型化和纤薄化的趋势增长,对用于使应用于IT装置的诸如电感器、电容器、晶体管等各种元件小型化和纤薄化的技术的研究已经不断地进行。电感器也已经迅速地被具有小尺寸、高密度以及能够自动表面安装的片所取代,通过混合磁性粉末和树脂并将该混合物施用于线圈图案(线圈图案通过镀覆形成在薄膜绝缘基板的上表面和下表面上)来形成的薄型电感器的开发已经进行。
作为电感器的主要性能的直流(DC)电阻Rdc可根据线圈的横截面积的增大而减小。因此,为了减小直流电阻Rdc和增大电感,需要增大电感器的内线圈的横截面积。
增大线圈的横截面积的方法可包括两种方法,即,增大线圈的宽度的方法和增大线圈的厚度的方法。
在增大线圈的宽度的情况下,线圈部之间会发生短路的可能性会增加,且电感器片中能够实现的匝数会受到限制,从而导致由磁性材料占据的区域的减小,使得会造成效率的降低,并且高电感产品的实现会受限制。
因此,在薄型电感器的内线圈中,已经需要通过增大线圈的厚度而具有高的高宽比(AR)的结构。内线圈的高宽比(AR)表示通过线圈的厚度除以线圈的宽度得到的值。因此,当线圈的厚度的增加量大于线圈的宽度的增加量时,高宽比(AR)会增大。
为了实现内线圈的高的高宽比(AR),需要抑制线圈在宽度方向上的生长,且需要加快线圈在厚度方向上的生长。
根据现有技术,在使用阻镀剂执行图案镀覆方法时,为了形成具有大的厚度的线圈,阻镀剂需要具有大的厚度。然而,在这种情况下,由于为了维持阻镀剂的形式,阻镀剂需要具有预定的宽度或更大的宽度,因此线圈部之间的间距会增大。
另外,在根据现有技术执行电镀法时,由于线圈不仅在其宽度方向上生长而且在其厚度方向上生长的各向同性生长现象,因此线圈部之间发生短路且实现高的高宽比(AR)会存在限制。
【现有技术文献】
(专利文献1)日本专利公开公布号2006-278479
发明内容
本公开的一方面可提供一种具有通过与线圈的宽度相比增大线圈的厚度而能够防止线圈部之间发生短路并实现高的高宽比(AR)的结构的片式电子组件及其制造方法。
根据本公开的一方面,一种片式电子组件可包括:磁性主体,包括绝缘基板;内线圈部,形成在绝缘基板的至少一个表面上;以及外电极,形成在磁性主体的一个端表面上,并连接到内线圈部,其中,内线圈部包括形成在绝缘基板上的第一线圈图案、形成以覆盖第一线圈图案的第二线圈图案以及形成在第二线圈图案上的第三线圈图案。
第二线圈图案可被形成为使得第二线圈图案在宽度方向和厚度方向上生长。
第三线圈图案可被形成为使得第三线圈图案仅在厚度方向上生长。
可通过各向同性镀覆来形成第二线圈图案,且可通过各向异性镀覆来形成第三线圈图案。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电机株式会社,未经三星电机株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410330931.8/2.html,转载请声明来源钻瓜专利网。