[发明专利]用于高速缓存占据确定和指令调度的方法和装置有效
申请号: | 201480046896.5 | 申请日: | 2014-09-08 |
公开(公告)号: | CN105453041B | 公开(公告)日: | 2019-10-01 |
发明(设计)人: | A.扎克斯;R.瓦伦蒂内;A.纳基斯 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/46 | 分类号: | G06F9/46 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 毕铮;刘春元 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 高速缓存 占据 确定 指令 调度 方法 装置 | ||
1.一种处理器,包括:
包括至少1级(L1)高速缓存的分层级的高速缓存级,用于对数据进行缓存;
高速缓存占据确定逻辑,用于确定与一个或多个随后操作相关联的数据是否存储在一个高速缓存级中;以及
调度逻辑,用于基于与随后操作相关联的数据是否存储在高速缓存级中的确定来调度随后操作的执行。
2.根据权利要求1所述的处理器,其中高速缓存占据确定逻辑包括执行逻辑,用于执行高速缓存占据指令以确定与一个或多个随后操作相关联的数据是否存储在一个高速缓存级中。
3.根据权利要求2所述的处理器,其中高速缓存占据指令读取与用于所述一个或多个随后指令的所述数据相关联的一个或多个地址并且使用所述地址来确定所述数据是否存储在一个高速缓存级中。
4.根据权利要求3所述的处理器,其中使用所述地址包括执行关于所述地址的高速缓存查找操作。
5.根据权利要求1所述的处理器,其中高速缓存占据确定逻辑还用于确定其中存储与所述一个或多个随后操作相关联的所述数据的特定高速缓存级。
6.根据权利要求5所述的处理器,其中调度逻辑用于基于其中存储用于所述随后操作的所述数据的特定高速缓存级的确定来调度所述随后操作的执行。
7.根据权利要求6所述的处理器,其中调度逻辑在与高速缓存层级中相对较低的数据和/或没有处于高速缓存级中的数据有关的操作之前调度与高速缓存层级中相对较高的数据有关的操作。
8.根据权利要求1所述的处理器,其中高速缓存占据确定逻辑还基于指定阈值来确定预期的访问所述数据的时间和/或所述数据是否太远的指示。
9.根据权利要求8所述的处理器,其中调度逻辑在基于指定阈值所确定的预期的访问所述数据的时间和/或所述数据是否太远的指示的基础上调度所述随后操作。
10.根据权利要求1所述的处理器,其中高速缓存级还包括2级(L2)高速缓存和较低级高速缓存(LLC)。
11.一种由处理器执行的方法,包括:
在包括至少1级(L1)高速缓存的分层级的高速缓存级内对数据进行缓存;
确定与一个或多个随后操作相关联的数据是否存储在一个高速缓存级中;以及
基于与随后操作相关联的数据是否存储在高速缓存级中的确定来调度随后操作的执行。
12.根据权利要求11所述的方法,还包括:
执行高速缓存占据指令以确定与一个或多个随后操作相关联的数据是否存储在一个高速缓存级中。
13.根据权利要求12所述的方法,其中高速缓存占据指令读取与用于一个或多个随后指令的所述数据相关联的一个或多个地址并且使用所述地址来确定所述数据是否存储在一个高速缓存级中。
14.根据权利要求13所述的方法,其中使用所述地址包括执行与所述地址有关的高速缓存查找操作。
15.根据权利要求11所述的方法,还包括:
确定其中存储与所述一个或多个随后操作相关联的所述数据的特定高速缓存级。
16.根据权利要求15所述的方法,还包括:
基于其中存储用于所述随后操作的所述数据的特定高速缓存级的确定来调度所述随后操作的执行。
17.根据权利要求16所述的方法,还包括:
在与高速缓存层级中相对较低的数据和/或没有处于高速缓存级中的数据有关的操作之前调度与高速缓存层级中相对较高的数据有关的操作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201480046896.5/1.html,转载请声明来源钻瓜专利网。