[发明专利]用于防止纹波的输入/输出端有效
申请号: | 201510638910.7 | 申请日: | 2015-09-29 |
公开(公告)号: | CN105470241B | 公开(公告)日: | 2018-07-10 |
发明(设计)人: | Y·A·阿特萨尔;T·考库格鲁 | 申请(专利权)人: | 亚德诺半导体集团 |
主分类号: | H01L23/58 | 分类号: | H01L23/58 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 刘倜 |
地址: | 百慕大群岛(*** | 国省代码: | 百慕大群岛;BM |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 终端电路 串扰 输入输出路径 输入/输出端 相邻键合线 静电放电 输出路径 数字输入 耦合 低阻抗 并联 射频 纹波 串联 电路 输出 配置 | ||
本公开内容的各个方面涉及配置以减轻来自射频(RF)输入输出路径到第二输入输出(I/O)路径,例如数字输入/输出路径的串扰。例如,这种串扰可以是由于相邻键合线之间的耦合。终端电路可以包括低阻抗损耗路径,例如串联的RC并联电路。根据某些实施例,静电放电(ESD)保护电路可以与终端电路并联。
技术领域
所公开的技术涉及到电子设备,并且更具体地说,涉及电连接到输入/输出的终端电路。
背景技术
电子器件正被制造成具有越来越小的尺寸。例如,宽带控制产品,例如开关和衰减器,正被广泛用于各种应用中,如收发器、信号源、分析器等。在这些应用中,尽量减小管芯和封装尺寸,同时尽量减小带宽上的性能变化。例如带宽上增益和/或损耗的变化,可以是期望的。同时,期望具有相对高的静电放电(ESD)保护水平。
这些控制产品在相对较小的区域中可以包括多个数字输入/输出(I/O)引脚和多个射频(RF)I/O引脚。作为一个例子,串行外围接口(SPI)控制的数字衰减器可以实现在4毫米×4mm的方形扁平无引线(QFN)封装中。来自封装内部RF输入(和/或RF输出)的串扰可能导致能够引起带宽上性能变化的不期望的影响。这可以限制产品的工作带宽和/或使电路性能恶化,例如衰减器的衰减精度。
发明内容
本公开的一个方面是一种电子器件,其包括管芯、第一键合线、第二键合线和终端电路。管芯包括电连接到管芯的第一键合焊盘的射频(RF)输入/输出路径和电连接到管芯的第二键合焊盘的第二输入/输出路径。RF输入/输出路径配置以处理RF信号。第二I/O路径配置以处理非RF信号(不是RF信号的信号)。第一键合线电连接到管芯的第一键合焊盘。第二键合线电连接到管芯的第二键合焊盘。终端电路被电连接到管芯的第二键合焊盘。终端电路配置以通过为第二I/O路径提供负载使得第二I/O路径被阻尼来减轻由于第一键合线和第二键合线之间的耦合而串扰的影响。
管芯可以包括与终端电路并联的静电装置保护电路。管芯还可至少包括衰减器、开关或相移器中的一个。电子器件可以包括包封管芯、第一键合线和第二键合线的封装,其中,封装包括第一引脚并且第一键合线电连接到第一引脚。
终端电路可以被体现在管芯上。终端电路可以包括串联RC电路。终端电路可以配置以防止电连接到第二键合焊盘的管芯上的负载由于串扰而谐振。
第二输入/输出路径可以是数字输入/输出路径并且第二信号可以是数字信号。
本公开的另一个方面是包括第一输入/输出、第二输入/输出路径和RC电路的装置。第一输入/输出路径电连接到管芯的第一触点。第一输入/输出路径配置以传递射频信号。第二输入/输出路径电连接到管芯的第二触点。第二输入/输出路径配置以传递非RF信号。在该装置中,在第一输入/输出路径和第二输入/输出路径之间存在串扰。RC电路电连接管芯的第二触点和参考电位之间。
该装置在管芯中可以包括静电放电保护电路,其中RC电路与静电放电保护电路并联。第二信号可以是数字信号。参考电位可以是接地。
该装置可以包括电连接到管芯的第一触点的第一键合线和电连接到管芯的第二触点的第二键合线,其中,第一输入/输出路径配置以通过第一键合线和第二键合线之间的耦合与第二输入/输出路径耦合。
RC电路可以是串联RC电路。RC电路可以配置以防止电连接到第二输入/输出路径的管芯的负载的有效电容由于第一输入/输出路径与第二输入/输出路径之间的串扰而谐振。负载可以包括静电放电保护电路和输入/输出缓冲器。串扰可能是由于在管芯之外的耦合。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于亚德诺半导体集团,未经亚德诺半导体集团许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510638910.7/2.html,转载请声明来源钻瓜专利网。