[实用新型]一种用于星载环境下的队列缓存器有效
申请号: | 201520324680.2 | 申请日: | 2015-05-19 |
公开(公告)号: | CN204719742U | 公开(公告)日: | 2015-10-21 |
发明(设计)人: | 杨磊;惠腾飞;龚险峰;马婷;王诗力 | 申请(专利权)人: | 西安空间无线电技术研究所 |
主分类号: | G06F12/08 | 分类号: | G06F12/08 |
代理公司: | 中国航天科技专利中心 11009 | 代理人: | 安丽 |
地址: | 710100 陕*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 用于 环境 队列 缓存 | ||
1.一种用于星载环境下的队列缓存器,其特征在于包括:队列信息RAM、逻辑地址RAM、CRC生成器、CRC校验器、RAM地址控制器、SDRAM地址映射电路、SDRAM控制器、SDRAM存储芯片、SDRAM数据缓存器、接收数据缓存器、发送数据缓存器;
队列信息RAM的第一输入端连接RAM地址控制器的第一输出端,队列信息RAM的第二输入端连接CRC生成器的第一输出端;队列信息RAM的输出端连接CRC校验器的第一输入端;
逻辑地址RAM的第一输入端连接RAM地址控制器的第二输出端,逻辑地址RAM的第二输入端连接CRC生成器的第二输出端;逻辑地址RAM输出端连接CRC校验器的第二输入端;
CRC校验器的输出端,连接RAM地址控制器的第一输入端;
CRC生成器的输入端,连接RAM地址控制器的第三输出端;
RAM地址控制器的第四输出端,连接SDRAM地址映射电路的输入端;
SDRAM地址映射电路的输出端,连接SDRAM控制器的第一输入端;
SDRAM控制器,与SDRAM数据缓存器交互连接;SDRAM控制器,与SDRAM存储芯片交互连接;
SDRAM数据缓存器,与数据总线交互连接;
接收数据缓存器的输入端连接分组输入的外接数据,输出端连接数据总线;发送数据缓存器的输入端连接数据总线,输出端连接外部。
2.根据权利要求1所述的一种用于星载环境下的队列缓存器,其特征在于:所述CRC生成器和CRC校验器采用移位寄存器。
3.根据权利要求1所述的一种用于星载环境下的队列缓存器,其特征在于:所述RAM地址控制器由寄存器和RAM读写电路组成,将输入的队列号或node号先锁存,随后作为RAM的地址配合读写电路实现RAM操作。
4.根据权利要求1所述的一种用于星载环境下的队列缓存器,其特征在于:所述SDRAM数据缓存器、接收数据缓存器和发送数据缓冲器均采用Xilinx公司的IP核fifo,版本6.2,fifo容量32*512bits。
5.根据权利要求1所述的一种用于星载环境下的队列缓存器,其特征在于:所述SDRAM地址映射电路由寄存器和计数器组成,将输入的映射地址存储在寄存器内作为SDRAM高位地址输出,SDRAM低位地址由计数器产生,由0开始到511结束。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安空间无线电技术研究所,未经西安空间无线电技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201520324680.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:报表采集监测系统
- 下一篇:一种病程记录续打印装置