[发明专利]多路复用型显示驱动电路有效
申请号: | 201610003066.5 | 申请日: | 2016-01-04 |
公开(公告)号: | CN105469765B | 公开(公告)日: | 2018-03-30 |
发明(设计)人: | 林建宏 | 申请(专利权)人: | 武汉华星光电技术有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 深圳市德力知识产权代理事务所44265 | 代理人: | 林才桂 |
地址: | 430070 湖北省武汉市*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 多路复用 显示 驱动 电路 | ||
技术领域
本发明涉及显示技术领域,尤其涉及一种多路复用型显示驱动电路。
背景技术
在液晶显示装置(Liquid Crystal Display,LCD)与有机发光二极管显示装置(Organic Light Emitting Display,OLED)等平板显示装置中均包括多个阵列式排布的像素,每个像素通常包括红、绿、蓝三种颜色的子像素,每个子像素均受控于一条栅极线与一条数据线,栅极线用于控制子像素的开启和关闭,数据线通过向子像素施加不同的数据电压信号,使子像素显示不同的灰阶,从而实现全彩画面的显示。
随着显示技术的发展,人们对显示装置的显示亮度、色彩还原性、画面色彩的丰富性等显示品质的追求越来越高,仅利用红色、绿色和蓝色三基色的显示装置,已不能满足人们对显示装置的需求。随之提出了一种由红、绿、蓝、白四种颜色组成的四色显示装置,在每个像素中增加一白色子像素,形成由红色子像素R、绿色子像素G、蓝色子像素B、及白色子像素W构成的RGBW像素结构。采用RGBW像素结构的显示装置在同样的显示画面下,比采用RGB三色子像素结构的显示装置具有更大的像素间距(pixel pitch),且增加的白色子像素具有高穿透率,使得采用RGBW四色像素结构的显示装置具有高穿透率和高开口率的优点,受到消费者的追捧。
图1所示为一种现有的采用RGBW四色像素结构的显示装置所使用的多路复用型显示驱动电路,包括:多个驱动单元,每一驱动单元均包括:八条相互平行并依次排列的竖直的数据线D1-D8、至少两条相互平行并依次排列的水平的扫描线Gn(n为正整数)、至少二行八列共十六个呈阵列式排布的子像素100、以及第一和第二多路复用模块De10、De20;每一子像素100电性连接于该子像素100所在行对应的扫描线和该子像素100所在列对应的数据线;每一多路复用模块均包括四个薄膜晶体管,该四个薄膜晶体管的栅极分别电性连接于第一分路控制信号Demux1、第二分路控制信号Demux2、第三分路控制信号Demux3、和第四分路控制信号Demux4,源极均电性连接同一数据信号,漏极分别电性连接一数据线。具体地,所述第一多路复用模块De10包括:第一薄膜晶体管T10,所述第一薄膜晶体管T10的栅极电性连接于第一分路控制信号Demux1,源极电性连接于第一数据信号Data10,漏极电性连接于第一数据线D1;第二薄膜晶体管T20,所述第二薄膜晶体管T20的栅极电性连接于第二分路控制信号Demux2,源极电性连接于第一数据信号Data10,漏极电性连接于第六数据线D6;第三薄膜晶体管T30,所述第三薄膜晶体管T30的栅极电性连接于第三分路控制信号Demux3,源极电性连接于第一数据信号Data10,漏极电性连接于第七数据线D7;第四薄膜晶体管T40,所述第四薄膜晶体管T40的栅极电性连接于第四分路控制信号Demux4,源极电性连接于第一数据信号Data10,漏极电性连接于第四数据线D4;第二多路复用模块De20包括:第五薄膜晶体管T50,所述第五薄膜晶体管T50的栅极电性连接于第一分路控制信号Demux1,源极电性连接于第二数据信号Data20,漏极电性连接于第五数据线D5;第六薄膜晶体管T60,所述第六薄膜晶体管T60的栅极电性连接于第二分路控制信号Demux2,源极电性连接于第二数据信号Data20,漏极电性连接于第二数据线D2;第七薄膜晶体管T70,所述第七薄膜晶体管T70的栅极电性连接于第三分路控制信号Demux3,源极电性连接于第二数据信号Data20,漏极电性连接于第三数据线D3;第八薄膜晶体管T80,所述第八薄膜晶体管T80的栅极电性连接于第四分路控制信号Demux4,源极电性连接于第二数据信号Data20,漏极电性连接于第八数据线D8。所述第一数据信号Data10为正极性,第二数据信号Data20为负极性,所述扫描线Gn接入扫描信号Gate,所述第一、第二、第三、和第四分路控制信号Demux1、Demux2、Demux3、Demux4的脉冲周期等于扫描信号Gate的脉冲周期的1/4。
请参阅图2,随着显示装置的解析度不断提高,扫描信号Gate的脉冲周期也不断缩短,从而不断压缩第一、第二、第三、和第四分路控制信号Demux1、Demux2、Demux3、Demux4的脉冲周期,每列子像素分配到的数据开关时间也随之缩小,导致子像素的充电率不足,进入子像素的数据信号达不到位准电压。
发明内容
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉华星光电技术有限公司,未经武汉华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610003066.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:GOA电路
- 下一篇:一种GOA单元及其驱动方法、GOA电路、显示装置