[发明专利]存储器装置、存储器模块和存储器装置的操作方法在审
申请号: | 202110042069.0 | 申请日: | 2021-01-13 |
公开(公告)号: | CN113113061A | 公开(公告)日: | 2021-07-13 |
发明(设计)人: | 权祥赫;金南昇;孙教民;吴成一;李海硕 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G11C8/14 | 分类号: | G11C8/14;G11C7/12 |
代理公司: | 北京天昊联合知识产权代理有限公司 11112 | 代理人: | 赵南;张帆 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 装置 模块 操作方法 | ||
1.一种存储器装置,包括:
存储器单元阵列,其包括多个存储体,每个存储体包括连接至多条字线的多个存储器单元;以及
行解码器块,其连接至所述多个存储体,
其中,在第一操作模式下,所述行解码器块被配置为接收第一行地址和第一存储体地址连同激活命令,并且激活所述多个存储体中的由所述第一存储体地址选择的存储体的所述多条字线中的由所述第一行地址选择的第一字线,并且
其中,在第二操作模式下,所述行解码器块被配置为接收将第二行地址和第二存储体地址连同所述激活命令,并且激活所述多个存储体中的至少两个存储体中的每一个存储体的所述多条字线中的由所述第二行地址选择的第二字线。
2.根据权利要求1所述的存储器装置,还包括:
控制逻辑块,其被配置为:
从外部主机装置接收地址和命令;以及
在接收到所述激活命令之前,响应于所述地址的信号中的至少一个信号而进入所述第二操作模式。
3.根据权利要求2所述的存储器装置,其中,所述至少一个信号包括所述第一行地址和/或所述第二行地址的一部分。
4.根据权利要求2所述的存储器装置,其中,所述控制逻辑块还被配置为:
在接收到所述激活命令之前,响应于将所述至少一个信号与预定值进行比较而进入所述第一操作模式。
5.根据权利要求1所述的存储器装置,还包括:
位线访问块,其被配置为在所述第二操作模式下访问不同的存储体的存储器单元而不需要额外的激活命令。
6.根据权利要求1所述的存储器装置,还包括:
控制逻辑块,其被配置为响应于在所述第二操作模式下在所述激活命令之后接收写命令或者读命令连同相关联的列地址,生成用于访问所选择的第二字线的内部列地址。
7.根据权利要求6所述的存储器装置,其中,所述控制逻辑块还被配置为生成所述内部列地址,而不管所述相关联的列地址。
8.根据权利要求6所述的存储器装置,其中,所述控制逻辑块还被配置为生成所述内部列地址和内部存储体地址,使得顺序地访问所述多个存储体中的一个存储体的存储器单元中的与所选择的第二字线相对应的存储器单元,然后顺序地访问另一存储体的存储器单元中的与所选择的第二字线相对应的存储器单元。
9.根据权利要求6所述的存储器装置,其中,所述控制逻辑块还被配置为生成所述内部列地址和内部存储体地址,使得交替地访问所述多个存储体中的第一存储体的存储器单元中的与所选择的第二字线相对应的第一存储器单元和第二存储体的存储器单元中的与所选择的第二字线相对应的第二存储器单元。
10.根据权利要求9所述的存储器装置,其中,以页为单位交替地访问所述第一存储体的所述第一存储器单元和所述第二存储体的所述第二存储器单元,并且
其中,所述页是外部主机装置的访问单位。
11.根据权利要求9所述的存储器装置,其中,所述第一存储体和所述第二存储体属于不同的存储体组。
12.根据权利要求6所述的存储器装置,其中,响应于接收相同的所述相关联的列地址和相关联的存储体地址连同所述写命令或所述读命令,所述控制逻辑块还被配置为生成所述列地址作为所述内部列地址并且顺序地增加内部存储体地址。
13.根据权利要求1所述的存储器装置,其中,在所述第二操作模式下,禁止访问所述多个存储体中的至少一个存储体的连接至所选择的第二字线的存储器单元的子集。
14.根据权利要求1所述的存储器装置,其中,通过外部主机装置的请求来设置所述至少两个存储体的数量。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110042069.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:用于对风力涡轮机叶片进行疲劳测试的测试装置和方法
- 下一篇:传感器清洁系统