[发明专利]一种应用于10KV中压载波系统的信号接收电路在审
申请号: | 202110105302.5 | 申请日: | 2021-01-26 |
公开(公告)号: | CN113644924A | 公开(公告)日: | 2021-11-12 |
发明(设计)人: | 徐剑英;闫庆鑫;季册 | 申请(专利权)人: | 青岛鼎信通讯股份有限公司 |
主分类号: | H04B1/16 | 分类号: | H04B1/16;H04B3/54 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 266000 山东省青*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 应用于 10 kv 载波 系统 信号 接收 电路 | ||
1.一种应用于10kV中压载波系统的信号接收电路,其特征在于,所述电路包括端口防护和耦合电路、自动增益控制电路、有源滤波电路、信号转换电路、模拟数字采样电路、FPGA内部混频电路、FPGA内部带通滤波电路;
所述端口防护和耦合电路的输出端与所述自动增益控制电路的输入端相连,所述自动增益控制电路的输出端与所述有源滤波电路的输入端相连,所述有源滤波电路的输出端与所述信号转换电路的输入端相连,所述信号转换电路的输出端与所述模拟数字采样电路的输入端相连,所述模拟数字采样电路的输出端与FPGA内部混频电路的输入端相连,所述FPGA内部混频电路的输出端与FPGA内部带通滤波电路的输入端相连。
2.根据权利要求1所述的电路,其特征在于,所述端口防护电路和耦合电路用于对外部的过电压和过电流进行限制,保护内部接收电路,具体地:
压敏电阻和气体放电管串联,用于泄放雷电暂态产生的雷击浪涌;瞬态抑制二极管用于防止信号线端口产生的静电对内部接收电路产生损坏;耦合电路使用耦合变压器,将端口信号耦合到自动增益控制电路的输入端口。
3.根据权利要求1所述的一种应用于10kV中压载波系统的信号接收电路,其特征在于,所述自动增益控制电路用于对输入信号进行控制;其信号强度控制引脚位于FPGA芯片内部,FPGA芯片根据进入内部的信号幅度进行判断,并在用于判断信号强度的10个信号周期内判断是否启用自动增益控制电路;是否启用自动增益控制电路的判断条件为:信号输入到自动增益控制电路的输入端口,如果输入幅值转换为数字信号后是数字信号芯片的最大量程,则FPGA开始判断是否需要开启自动增益控制,如果最大量程持续了10个信号周期以上,则开启自动增益控制,否则不开启。
4.根据权利要求1所述的一种应用于10kV中压载波系统的信号接收电路,其特征在于,所述有源滤波电路用于对允许范围内的带内信号进行甄别,对带外信号进行过滤。
5.根据权利要求1所述的一种应用于10kV中压载波系统的信号接收电路,其特征在于,所述信号转换电路用于对有源滤波电路输出端的单端信号进行差分信号转换,以匹配后级的数字模拟转换芯片。
6.根据权利要求1所述的一种应用于10kV中压载波系统的信号接收电路,其特征在于,所述模拟数字采样电路用于将差分输入的模拟信号转换为并行输出的数字信号。
7.根据权利要求1所述的一种应用于10kV中压载波系统的信号接收电路,其特征在于,所述FPGA混频电路位于FPGA内部,通过FPGA内部的乘法器,将输入数字信号与本振信号做乘法,得到两个信号的信号和与两个信号的信号差。
8.根据权利要求1所述的一种应用于10kV中压载波系统的信号接收电路,其特征在于,所述FPGA滤波电路位于FPGA内部,通过FPGA的IP核进行配置,将混频产生的信号和进行过滤,只保留信号差;或对信号差进行过滤,只保留信号和。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于青岛鼎信通讯股份有限公司,未经青岛鼎信通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110105302.5/1.html,转载请声明来源钻瓜专利网。