[发明专利]用于高带宽低噪声锁相环的高增益检测器技术在审
申请号: | 202111674456.2 | 申请日: | 2021-12-31 |
公开(公告)号: | CN114765461A | 公开(公告)日: | 2022-07-19 |
发明(设计)人: | M·H·佩罗特;R·K·巴特勒 | 申请(专利权)人: | 德克萨斯仪器股份有限公司 |
主分类号: | H03L7/18 | 分类号: | H03L7/18 |
代理公司: | 北京纪凯知识产权代理有限公司 11245 | 代理人: | 袁策 |
地址: | 美国德*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 带宽 噪声 锁相环 增益 检测器 技术 | ||
1.一种锁相环即PLL,其包括:
第一相位检测器单元即第一PD单元,所述第一相位检测器单元具有第一参考频率输入、第一反馈输入和第一相位误差输出;所述第一PD被配置为产生具有第一增益极性的增益;
第二PD单元,所述第二PD单元具有第二参考频率输入、第二反馈输入和第二相位误差输出;所述第一PD被配置为产生具有与所述第一增益极性相反的第二增益极性的增益;以及
环路滤波器,所述环路滤波器具有滤波器输出,所述环路滤波器具有耦接到所述滤波器输出的积分路径和前馈路径;所述前馈路径具有第三PD单元,所述第三PD单元具有第三参考频率输入、第三反馈输入和AC耦接到所述滤波器输出的第三相位误差输出;所述积分路径包括运算放大器,所述运算放大器具有耦接到所述第一相位误差输出的反相输入和耦接到所述第二相位误差输出的非反相输入,所述运算放大器具有耦接到所述滤波器输出的输出。
2.根据权利要求1所述的PLL,还包括频率检测器,所述频率检测器具有第四参考输入、第四反馈输入和耦接到所述运算放大器的所述反相输入的频率检测器输出。
3.根据权利要求1所述的PLL,其中所述第一PD单元、所述第二PD单元和所述第三PD单元包括各自具有RC节点的相应电阻器-电容器充电电路即RC充电电路,其中每个RC节点耦接到相应第一PD单元、第二PD单元和第三PD单元的所述相位误差输出。
4.根据权利要求3所述的PLL,其中所述第一PD单元、所述第二PD单元和所述第三PD单元中的每一者包括耦接到相应RC节点的电荷泵。
5.根据权利要求4所述的PLL,其中至少所述第一PD单元包括耦接在第一RC节点和第二RC节点之间的第一开关,所述开关由第一门信号控制,其中所述第一RC节点通过第二开关耦接到所述滤波器输出,并且所述第二RC节点通过由第二门信号控制的第三开关耦接到所述滤波器输出,由此所述第一门信号在所述第二门信号之前启用。
6.根据权利要求1所述的PLL,其中所述第一PD单元、所述第二PD单元和所述第三PD单元各自包括异或电路,所述异或电路具有分别耦接到相应PD单元的所述第一参考输入、所述第二参考输入和所述第三参考输入以及所述第一反馈输入、所述第二反馈输入和所述第三反馈输入的输入。
7.根据权利要求3所述的PLL,还包括脉冲生成电路,所述脉冲生成电路具有参考频率输入和反馈输入,其中所述脉冲生成电路具有可控制地耦接到所述第一PD单元、所述第二PD单元和所述第三PD单元的所述RC充电电路的脉冲输出。
8.根据权利要求1所述的PLL,还包括电压控制振荡器即VCO,所述电压控制振荡器具有控制输入和VCO输出,所述控制输入耦接到所述滤波器输出。
9.根据权利要求8所述的PLL,还包括:
除法器,所述除法器具有输入、分频值输入和输出,所述除法器的所述输入耦接到所述VCO输出;
数字到时间转换器即DTC,所述数字到时间转换器具有输入和输出,所述DTC的所述输入耦接到所述除法器输出,所述DTC输出耦接到所述第一反馈输入、所述第二反馈输入和所述第三反馈输入;以及
德尔塔-西格马调制器,所述德尔塔-西格马调制器具有时钟输入和输出,所述德尔塔-西格马调制器的所述时钟输入耦接到所述除法器输出,并且所述德尔塔-西格马调制器的所述输出耦接到所述分频值输入。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德克萨斯仪器股份有限公司,未经德克萨斯仪器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111674456.2/1.html,转载请声明来源钻瓜专利网。