[发明专利]套刻误差测量方法和设备及半导体器件制造方法在审
申请号: | 202210657056.9 | 申请日: | 2022-06-10 |
公开(公告)号: | CN115903393A | 公开(公告)日: | 2023-04-04 |
发明(设计)人: | 李在镒;罗暻朝 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G03F7/20 | 分类号: | G03F7/20;H01L21/027 |
代理公司: | 北京市立方律师事务所 11330 | 代理人: | 李娜 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 误差 测量方法 设备 半导体器件 制造 方法 | ||
1.一种套刻误差测量方法,包括:
基于固定位置执行多个层中的至少一个层的套刻标记的位置的绝对测量,
其中,通过使用深紫外设备,即DUV设备,来对作为所述多个层中的最下层的第一层执行曝光工艺,并且
其中,通过使用极紫外设备,即EUV设备,来对作为所述多个层中的最上层的第n层执行曝光工艺。
2.根据权利要求1所述的套刻误差测量方法,其中n是2,并且
其中,执行所述绝对测量包括:
分别执行所述第一层的套刻标记的位置和所述多个层中的第二层的套刻标记的位置的绝对测量。
3.根据权利要求1所述的套刻误差测量方法,其中n大于或等于3,
其中,通过使用所述DUV设备来对所述多个层中的直接位于所述第n层下方的第n-1层执行所述曝光工艺,并且
其中,对所述第一层的套刻标记的位置、所述第n-1层的套刻标记的位置和所述第n层的套刻标记的位置执行所述绝对测量。
4.根据权利要求1所述的套刻误差测量方法,其中,通过使用包括透射光掩模并使用大于或等于100nm的波长的曝光设备来对所述第一层执行所述曝光工艺,并且
其中,通过使用包括反射光掩模并使用小于或等于20nm的波长的曝光设备来对所述第n层执行所述曝光工艺。
5.根据权利要求1所述的套刻误差测量方法,还包括相对于直接位于所述多个层中的除所述第一层之外的n-1个层中的每个层下方的层的套刻标记,执行所述n-1个层中的每个层的套刻标记的位置的相对测量,
其中,在所述相对测量中,测量当前层的游标图案和直接位于所述当前层下方的层的主图案两者,并且
其中,在所述绝对测量中,仅测量所述游标图案和所述主图案之一。
6.一种套刻误差测量方法,包括:
基于固定位置执行第一套刻标记的位置的绝对测量,所述第一套刻标记是通过使用深紫外设备,即DUV设备,在第一半导体衬底上的多个层中的第一层上形成的,所述第一层是所述多个层中的最下层;
将所述第一套刻标记的所述位置的所述绝对测量的结果先馈送给所述DUV设备;
执行第二套刻标记的位置的绝对测量,所述第二套刻标记是通过使用极紫外设备,即EUV设备,在所述多个层中的第n层上形成的,所述第n层是所述多个层中的最上层;以及
将所述第二套刻标记的所述位置的所述绝对测量的结果再馈送给所述DUV设备。
7.根据权利要求6所述的套刻误差测量方法,其中n等于或大于3,所述方法还包括:
在执行所述第二套刻标记的所述位置的所述绝对测量之前,通过使用所述DUV设备在所述多个层中的第n-1层上形成第三套刻标记,所述第n-1层在所述第一半导体衬底上直接位于所述第n层下方;以及
执行所述第n-1层的所述第三套刻标记的位置的绝对测量。
8.根据权利要求7所述的套刻误差测量方法,其中,所述再馈送包括:将通过组合所述第一套刻标记的所述位置的所述绝对测量的所述结果、所述第二套刻标记的所述位置的所述绝对测量的所述结果和所述第三套刻标记的所述位置的所述绝对测量的结果而计算出的套刻误差校正量反馈给所述DUV设备。
9.根据权利要求6所述的套刻误差测量方法,其中,所述第二套刻标记的所述位置的所述绝对测量用于校正所述DUV设备和所述EUV设备的组合曝光工艺中的套刻误差分量,所述套刻误差分量的大小在与扫描方向垂直的第一方向上从中心朝向两侧三维地增大。
10.根据权利要求6所述的套刻误差测量方法,其中,所述第一套刻标记和所述第二套刻标记是基于衍射的套刻标记,即DBO标记,并且
其中,通过检测来自所述DBO标记的衍射信号来测量套刻误差。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210657056.9/1.html,转载请声明来源钻瓜专利网。