[发明专利]一种占空比调节器在审
申请号: | 202210849664.X | 申请日: | 2022-07-19 |
公开(公告)号: | CN115116505A | 公开(公告)日: | 2022-09-27 |
发明(设计)人: | 赖荣钦 | 申请(专利权)人: | 东芯半导体股份有限公司 |
主分类号: | G11C7/22 | 分类号: | G11C7/22;G11C11/4076;H03K5/156;H03K5/14;H03L7/081 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 徐倩;张鑫 |
地址: | 201799 上海市青浦区徐泾*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 调节器 | ||
1.一种占空比调节器,包括:
占空比预调节PRE_DCA电路,所述PRE_DCA电路设置在延时锁相环DLL电路中,并且被配置用于缩短输入信号的高电平部分;以及
占空比调节DCA电路,所述DCA电路设置在所述DLL电路中并耦合到所述PRE_DCA电路,并且所述DCA电路被配置用于:
接收来自所述PRE_DCA电路的信号,以及
进一步调节从所述PRE_DCA电路输出的信号的占空比。
2.如权利要求1所述的占空比调节器,其特征在于,所述输入信号为脉冲信号,其中,所述PRE_DCA电路被配置用于缩短所述输入信号的高电平部分包括:通过使所述脉冲信号的上升沿延时来缩短所述脉冲信号的高电平部分,其中所述DLL电路在锁定之后使得经延时的上升沿重新与所述DLL电路的时钟信号的上升沿对齐。
3.如权利要求1所述的占空比调节器,其特征在于,所述DCA电路被配置用于进一步调节从所述PRE_DCA电路输出的信号的占空比包括:调节从所述PRE_DCA电路输出的信号的下降沿。
4.如权利要求3所述的占空比调节器,其特征在于,所述DCA电路在所述DLL电路锁定后调节从所述PRE_DCA电路输出的信号的下降沿。
5.如权利要求1所述的占空比调节器,其特征在于,所述PRE_DCA电路和所述DCA电路设置在所述DLL电路中的MMIC电路之后。
6.如权利要求1所述的占空比调节器,其特征在于,所述占空比调节器包括用于DDR5单相双向数据控制引脚DQS内部时钟的占空比调节器。
7.如权利要求6所述的占空比调节器,其特征在于,所述PRE_DCA电路包括反相器、延时部件、与非门,所述DCA电路包括反相器、延时部件、或非门,延时部件被配置用于执行正延时或负延时。
8.如权利要求7所述的占空比调节器,其特征在于,
在所述PRE_DCA电路中:所述与非门的第一输入是原始输入脉冲,第二输入是经过所述PRE_DCA电路的延时部件的脉冲;
在所述DCA电路中:所述或非门的第一输入是来自所述PRE_DCA电路的脉冲,第二输入是来自所述PRE_DCA的并且经过所述DCA电路的延时部件的脉冲。
9.如权利要求7所述的占空比调节器,其特征在于,
所述PRE_DCA电路的延时部件包括14个延时单元,所述PRE_DCA电路被配置用于:通过启用14个延时单元中的7个延时单元,来将输入信号的高电平部分缩短固定的7个步,作为默认设置。
10.如权利要求9所述的占空比调节器,其特征在于,所述占空比调节器被配置用于使用模式寄存器MR43 OP[2:0]来指定所述DCA电路的占空比调节的步,并使用MR43 OP[3]来指定步的正号或者负号,并且所述步包括-7至+7共14个步,其中,
所述14个步通过利用并联的14个延时单元不同状态的组合来实现,每个延时单元的状态包括“1”或“0”,每个延时单元的状态“1”指示产生延时的有效状态,状态“0”指示不产生延时的无效状态。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东芯半导体股份有限公司,未经东芯半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210849664.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种高陡边坡危岩落石防护网系统
- 下一篇:一种便捷型核酸检测器