[实用新型]半导体封装载板结构有效
申请号: | 202320028443.6 | 申请日: | 2023-01-06 |
公开(公告)号: | CN219226288U | 公开(公告)日: | 2023-06-20 |
发明(设计)人: | 杨智贵;许哲玮;许诗滨 | 申请(专利权)人: | 恒劲科技股份有限公司 |
主分类号: | H01L23/498 | 分类号: | H01L23/498 |
代理公司: | 北京汇智英财专利代理有限公司 11301 | 代理人: | 刘祖芬 |
地址: | 中国台湾新竹县*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体 装载 板结 | ||
本实用新型提供一种半导体封装载板结构,其包括一绝缘层以及一线路增层结构。线路增层结构与绝缘层相结合,且线路增层结构的至少一侧包括有多个图案化对外电性连接垫。图案化对外电性连接垫嵌入于绝缘层内,且其中的一侧面露出于绝缘层的一表面。其中,图案化对外电性连接垫的周身表面并列设有呈纵向延伸的多个凹部及/或多个凸部,且凹部为凹槽,凸部为凸条。
技术领域
本实用新型关于一种半导体装置,特别关于一种半导体封装载板结构。
背景技术
平面网格阵列(Land Grid Array,LGA)封装是一种积体电路的表面安装技术。相较于球栅阵列(Ball Grid Array,BGA)封装具有更轻薄的封装外观,特别适用于要求高电气性能的应用。
图1A显示一种现有的平面网格阵列封装10的一示意图。平面网格阵列封装10包括有一绝缘部111以及一导电部112。随着平面网格阵列封装10为了满足高功率的需求,绝缘部111与导电部112的接触面113的面积增加。在如此的条件下,将如图1B所示,在封装制作中可靠度验证或于封装时容易导致绝缘部111与导电部112的接触面产生裂纹C1或分离的状况。该异常状况除了可能降低电气效能之外,严重者甚至会造成封装载板结构损坏以及可靠度问题。
因此,如何提供一种半导体封装载板结构,以避免上述问题的发生,实属当前重要课题之一。
实用新型内容
本实用新型的一目的,是提供一种半导体封装载板结构,通过将周身设计为不规则结构,而能够避免结构中不同的元件之间发生裂纹或分离的缺陷。
为达上述目的,本实用新型提供一种半导体封装载板结构,其包括一绝缘层以及一线路增层结构。线路增层结构与绝缘层相结合,且线路增层结构的至少一侧包括有多个图案化对外电性连接垫。图案化对外电性连接垫嵌入于绝缘层内,且其中的一侧面露出于绝缘层的一表面。其中,图案化对外电性连接垫的周身表面并列设有呈纵向延伸的多个凹部及/或多个凸部,且凹部为凹槽,凸部为凸条。
于一实施例中,半导体封装载板结构为一平面网格阵列封装载板(LGA)结构。
于一实施例中,其中凹部与凸部的一截面形状分别呈矩形、三角形、弧形、不规则形或其组合。
于一实施例中,其中凹部为截面呈向内扩展的凹槽,凸部为截面呈向外扩展的凸条。
于一实施例中,其中绝缘层的材质包括有机感光型介电材料、有机非感光型介电材料及/或无机氧化物材料。
于一实施例中,其中线路增层结构还包括有多个图案化导电柱,且图案化导电柱的周身表面,并列设有呈纵向延伸的多个凹部及/或多个凸部,该凹部为凹槽,该凸部为凸条。
于一实施例中,其中图案化导电柱的凹部与凸部的一截面形状分别呈矩形、三角形、弧形、不规则形或其组合。
于一实施例中,图案化导电柱的凹部为截面呈向内扩展的凹槽,凸部为截面呈向外扩展的凸条。
承上所述,本实用新型的半导体封装载板结构利用凹凸配合的结构而增加绝缘层与线路增层结构之间的接触面积或是嵌合干涉力,进而增加结合力,也因此能够避免绝缘层与线路增层结构之间产生裂纹或分离,进而可强化半导体封装载板结构的可靠度。
附图说明
图1A与图1B显示现有的一种半导体封装载板结构的示意图;
图2显示依据本实用新型较佳实施例的一种半导体封装载板结构的一剖面示意图;
图3显示依据本实用新型较佳实施例的一种半导体封装载板结构的底面的一平面示意图;
图4A为本实用新型的半导体封装载板结构的第一线路增层结构的周身具有多个凸部的一局部立体示意图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于恒劲科技股份有限公司,未经恒劲科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202320028443.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种电缆卷盘的监测装置
- 下一篇:一种装配式混凝土梁柱双向插入梁柱连接头