[发明专利]快速纠多位错的编码译码器无效
申请号: | 00129198.X | 申请日: | 2000-10-13 |
公开(公告)号: | CN1111961C | 公开(公告)日: | 2003-06-18 |
发明(设计)人: | 王藩任 | 申请(专利权)人: | 太原理工大学 |
主分类号: | H03M13/00 | 分类号: | H03M13/00;H03M13/37;H04L1/00 |
代理公司: | 太原市科瑞达专利代理有限公司 | 代理人: | 庞建英 |
地址: | 030024 *** | 国省代码: | 山西;14 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 快速纠多位错的编码译码器,属于数字通信、计算机网络数据传输等技术领域内进行纠错的一种芯片。编码器是把被传输的信息码并行编码;译码器是并行对多个信息码位译码。编码器和译码器均由组合逻辑构成,这使得处理时间最大限度地缩短。它能纠正突发性群码码位≤t的错误,且具有一定超限纠错能力和较强的超限检错能力,结构简单,实现容易,工作可靠,纠错译码只需若干个门的传输延迟时间,适用于一切要求纠错能力强的数字通信场合。 | ||
搜索关键词: | 快速 纠多位错 编码 译码器 | ||
【主权项】:
1.一种快速纠多位错的编码器,所述的纠错编码器,其特征在于:用一个与或阵列PLD或ROM,并行对输入信息码元[D]=[dk-1,....,d2,d1,d0]进行编码,产生监督码元[P]=[pr,pr-1,...,p2,p1,p0],当信息码元的位数k=8的情况下,对t=3纠三位错码的编码器,由方程组(1)的逻辑关系所获得表1的[P]与[D]的数据表实现;对t=5纠三位错码的编码器,由方程组(2)的逻辑关系所获得表2的[P]与[D]的数据表实现:表1??监督码元[P]与[D]的关系,表中[P]值为十六进制数表2??纠五位错[P]与[D]的关系表。表中[P]值为十六进制数
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于太原理工大学,未经太原理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/00129198.X/,转载请声明来源钻瓜专利网。
- 上一篇:量化控制方法和逆量化控制方法
- 下一篇:继发性白内障抑制剂
- 同类专利
- 专利分类