[发明专利]无转置行列分离二维离散余弦正反变换电路及其方法无效
申请号: | 00129798.8 | 申请日: | 2000-10-13 |
公开(公告)号: | CN1142683C | 公开(公告)日: | 2004-03-17 |
发明(设计)人: | 何芸;龚大年 | 申请(专利权)人: | 清华大学 |
主分类号: | H04N7/30 | 分类号: | H04N7/30;G06F17/10 |
代理公司: | 北京清亦华专利事务所 | 代理人: | 廖元秋 |
地址: | 1000*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明属于图像编码和图像处理领域,包括输入数据调整单元,输出数据调整单元,DCT系数生成单元,地址生成单元,处理器阵列以及控制器组成;处理器阵列由N个相同的处理器单元组成;其中,输入存储器与外部存储器相连,DCT系数生成单元与处理器阵列相连,处理器阵列与输出数据调整单元相连,输出数据调整单元与外部存储器相连,上述各单元以及地址生成单元均与控制器相连;本发明可在不增加运算单元的同时,去除转置部件,减小硬件复杂度。 | ||
搜索关键词: | 无转置 行列 分离 二维 离散 余弦 正反 变换 电路 及其 方法 | ||
【主权项】:
1、一种无转置行列分离二维离散余弦正反变换电路,其特征在于,包括输入数据调整单元,输出数据调整单元,离散余弦变换系数生成单元,地址生成单元,处理器阵列以及控制器;处理器阵列由N个相同的处理器单元组成;其中,所说的输入数据调整单元与外部存储器相连,所说的离散余弦变换系数生成单元与处理器阵列相连,该处理器阵列与输出数据调整单元相连,该输出数据调整单元与外部存储器相连,所述输入数据调整单元、输出数据调整单元、离散余弦变换系数生成单元、处理器阵列以及地址生成单元均与控制器相连;所说的处理器单元由蝶形运算单元,高速乘法器,累加器以及移位饱和电路组成;其内部的连接关系为,蝶型运算单元的输入端连接3路外输入信号线和移位饱和电路2的输出端,其输出端与移位饱和电路1的输入端相连;乘法器的输入端与移位饱和电路1的输出端及2路外输入信号线相连,其输出端与累加器相连;累加器的输入与输出分别连接乘法器和移位饱和电路2,并将累加器的输出信号线反馈至累加器的输入端;处理器单元的输出是由移位饱和电路1和移位饱和电路2的输出端共同构成的;所说的蝶形运算单元设置为加法器或减法器;所说的地址生成单元由地址增量计算电路,加法器和地址寄存器组成;其连接关系为,地址增量计算电路的外输入为行地址模式信号线和列地址模式信号线,其输出连接至加法器;加法器的输入端连接至地址寄存器的输出端,加法器的输出端连接至地址寄存器的输入端;地址寄存器的外输入信号为行偏移地址信号线和列偏移地址信号线,地址寄存器的输入端连接至加法器的输出端,地址寄存器的输出端为地址生成单元的输出信号线;所说的离散余弦变换系数生成单元由选择器0,选择器1,移位器1、移位器2、移位器3,及只读存储器Ce、只读存储器Ce’、只读存储器Co构成;其连接关系为,移位器1、移位器2、移位器3的输入端分别连接到只读存储器Ce、只读存储器Ce’、只读存储器Co,移位器1、移位器2的输出端连接至选择器0,移位器3的输出端连接至选择器1;所说的输入数据调整单元由多个通用选择器构成,它将外部存储器的输入信号有选择的输出至特定的处理器单元;该输入数据调整单元包括输入广播模式和输入直播模式两种工作模式;所说的输出数据调整单元由多个通用选择器构成,它将特定的处理器单元的输出信号经过选择输出至外部存储器特定单元中;该输出数据调整单元有直通,交织模式,交织倒序模式三种工作模式。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/00129798.8/,转载请声明来源钻瓜专利网。
- 上一篇:按需自动监视录像的方法
- 下一篇:可靠地更新一个信息服务消息