[发明专利]分组网络中的公平流控制方法无效
申请号: | 00803312.9 | 申请日: | 2000-10-02 |
公开(公告)号: | CN1339209A | 公开(公告)日: | 2002-03-06 |
发明(设计)人: | 郑松;姜成昊 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | H04L12/56 | 分类号: | H04L12/56 |
代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 邹光新,陈景峻 |
地址: | 韩国京畿*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 提供了分组交换网中的一种公平流控制方法。这个分组交换网有多个节点,每个节点都跟多个发送/接收数据的源相连,还有跟当前队列长度和目标队列长度相关连,用于储存从源收到的数据的一个数据队列。在这种公平流控制方法中,每个节点都用相应的源的显式速率(ER)和最小信元速率(MCR)估计本地瓶颈虚电路(VC)的个数。这个节点在这个节点的当前队列长度和目标队列长度之间的差、当前队列长度的导数和本地瓶颈VC个数的估计的基础之上将一个ER分配给每一个源,然后通过反馈信号将这个ER传递给每个源。 | ||
搜索关键词: | 分组 网络 中的 公平 控制 方法 | ||
【主权项】:
1.在具有多个节点,每个节点都跟多个源连接,这些源发送/接收数据,还具有一个显式速率(ER)引擎以及具有一个当前队列长度和一个目标队列长度用来储存从源收到的数据的一个数据队列的分组交换网中的一种公平流控制方法,这种方法包括以下步骤:产生第一个信号和第二个信号;根据这些源中间的一个的第一个信号,由ER引擎周期性地更新显式速率(ER);在这些源中间的一个那里正向信元到达的时候,在来自ER引擎的更新过的显式速率(ER)的基础之上估计本地瓶颈虚电路(|Q|)的个数;根据第二个信号,在这个节点的当前队列长度和目标队列长度的差、本地瓶颈虚电路(|Q|)的个数估计和当前队列长度的导数的基础之上确定一个新的ER;和在这些源中间的一个那里检测到有一个反向信元到达的时候,将新的ER写入被检测到的反向信元的ER字段中。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/00803312.9/,转载请声明来源钻瓜专利网。
- 上一篇:表面活性剂组合物
- 下一篇:数字信号处理设备及其系统和扩充功能提供方法