[发明专利]用于锁相环中的保持电路的系统和方法无效

专利信息
申请号: 00817757.0 申请日: 2000-10-24
公开(公告)号: CN1413384A 公开(公告)日: 2003-04-23
发明(设计)人: J·E·多诺赫 申请(专利权)人: ADC长途电讯有限公司
主分类号: H03L7/14 分类号: H03L7/14;H04L7/033
代理公司: 中国专利代理(香港)有限公司 代理人: 杨凯,陈霁
地址: 美国明*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 描述一种处理输入通信信道中的瞬时中断的锁相环。锁相环能够将通信系统中的输出时钟“保持”在输入数据丢失前的最后输出频率或是与之非常接近的频率上。根据本发明论述的锁相环包括差分相位检测器,它接收输入信号和反馈信号并产生差分输出信号。电子选择器电路与相位检测器的差分输出端耦合,它的输入端响应所述输入信号的检测状态。在锁相环中设有基于运算放大器的环路滤波器电路。电子选择器电路将相位检测器的差分输出提供给运算放大器的一对输入端。压控振荡器与运算放大器的输出端相连,并为锁相环电路提供输出频率。电子选择器电路控制运算放大器的输入,并将压控振荡器的输出频率保持在基本恒定的频率。
搜索关键词: 用于 环中 保持 电路 系统 方法
【主权项】:
1.一种锁相环电路,它包括:差分相位检测器,它接收输入信号和反馈信号,并产生差分输出信号;与所述相位检测器的差分输出端耦合的电子选择器电路,所述电子选择器电路的输入端响应所述输入信号的检测状态;基于运算放大器的环路滤波器电路,其中所述电子选择器电路将所述相位检测器的所述差分输出提供给所述运算放大器的一对输入端;与所述运算放大器的输出端耦合并为所述锁相环电路提供输出频率的压控振荡器;以及其中所述电子选择器电路用于控制所述运算放大器的输入,从而将所述压控振荡器的输出频率保持在基本恒定的频率。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于ADC长途电讯有限公司,未经ADC长途电讯有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/00817757.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top