[发明专利]双模式处理器无效
申请号: | 00818611.1 | 申请日: | 2000-12-19 |
公开(公告)号: | CN1425157A | 公开(公告)日: | 2003-06-18 |
发明(设计)人: | B·坎戴罗;E·J·史普朗克 | 申请(专利权)人: | 通用仪器公司 |
主分类号: | G06F15/76 | 分类号: | G06F15/76;G06F1/00;H04N5/00;G06F15/78 |
代理公司: | 北京纪凯知识产权代理有限公司 | 代理人: | 程伟 |
地址: | 美国宾夕*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种多模式处理电路,如双模式处理器(5),根据开关(10)运行于至少第一及第二模式。当一种模式运行时,在处理器与其相应存储器间发生数据传输。这样,可在处理器执行来自存储器的指令,其结果可储存在相应存储器中。例如,第一及第二存储器(14、54)可分别用于第一及第二模式(10、50)。存储器是隔离的,不会直接在存储器间或经由处理器而发生存储器间的数据传输。第一模式(10)可为安全模式,用于安全处理操作,如在机顶盒用户终端提供对电视节目安排服务的有条件访问。第二模式(50)可为非安全模式,例如用于在终端提供其它应用程序,如节目导视、在家购物服务等。在一实施例中,设置数据总线,用于处理器与其相应存储器之间的时序多路复用传输。在另一实施例中,备有各内部寄存器与外部组件,如数据锁存器之间的开关。 | ||
搜索关键词: | 双模 处理器 | ||
【主权项】:
1.一种多模式处理电路,包含:至少以第一及第二模式运行的处理器;用于在所述至少第一及第二模式之间进行切换的定时装置;当所述处理器处于该第一模式时,提供数据至该处理器并自该处理器接收数据的第一存储器;与所述第一存储器隔离的第二存储器,当所述处理器处于第二模式时,该第二存储器提供数据至该处理器并自该处理器接收数据;响应所述定时装置的装置,用于管理所述处理器与该第一存储器之间以及所述处理器与该第二存储器之间的数据传输。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于通用仪器公司,未经通用仪器公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/00818611.1/,转载请声明来源钻瓜专利网。
- 上一篇:基片上导体互连的电测试
- 下一篇:移动通信系统、移动通信方法,移动终端和基站