[发明专利]多组、容错、高性能存储器寻址系统及其方法无效
申请号: | 00819216.2 | 申请日: | 2000-12-26 |
公开(公告)号: | CN1437728A | 公开(公告)日: | 2003-08-20 |
发明(设计)人: | 格里高里·V·朱德诺夫斯基;戴维V·朱德诺夫斯基 | 申请(专利权)人: | 格里高里·V·朱德诺夫斯基;戴维V·朱德诺夫斯基 |
主分类号: | G06F12/00 | 分类号: | G06F12/00;G06F12/06;G06F12/10;G06F12/12;G06F9/00;G06F9/46 |
代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 吴立明,王勇 |
地址: | 暂无信息 | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种多组存储器寻址系统以及通常提供间隔为1的访问方式下无组冲突并在其他所关心的访问方式下很少发生组冲突的方法。在一个实施例中,所提供的存储器件具有多个包括多个可寻址存储器单元的存储器组。每个存储器单元具有逻辑地址和对应的物理地址,物理地址包括组号和存储器组(2)中的局部地址。存储器件含有包括地址翻译单元(1)的地址系统,对于每个逻辑地址得到对应的物理地址。 | ||
搜索关键词: | 多组 容错 性能 存储器 寻址 系统 及其 方法 | ||
【主权项】:
1.一种存储器件,具有多个,N个,存储器组,每个存储器组包括多个寻址存储器单元,每个存储器单元具有逻辑地址和对应的物理地址,物理地址包括存储器组号和局部地址;存储器件含有地址翻译单元,对于每个逻辑地址得到对应的物理地址,其中对于逻辑地址的至少一个明确的访问序列,在对应的物理地址的序列中得到的物理地址具有形成的重复方式不小于N+1的周期,并在对应的物理地址的序列中平均重复组号不在大约N个地址之内的存储器组号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于格里高里·V·朱德诺夫斯基;戴维V·朱德诺夫斯基,未经格里高里·V·朱德诺夫斯基;戴维V·朱德诺夫斯基许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/00819216.2/,转载请声明来源钻瓜专利网。
- 上一篇:流体冷却系统
- 下一篇:风力设备的方位驱动器