[发明专利]智能化、全硬件的RSA加解密处理器无效

专利信息
申请号: 01110395.7 申请日: 2001-04-11
公开(公告)号: CN1379375A 公开(公告)日: 2002-11-13
发明(设计)人: 赵云琪;饶进平;侯勇 申请(专利权)人: 北京国芯安集成电路设计有限公司
主分类号: G09C1/00 分类号: G09C1/00;G06F3/00
代理公司: 暂无信息 代理人: 暂无信息
地址: 100086 北京市海*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种RSA加解密处理器,采用超标量流水线方式,可一次对最多1024位待处理信息以最高64位为基本加工模块进行加/解密处理。包括寄存器组模块,控制逻辑模块,乘/除法器及累加器模块。这种能对数据进行高速加解密处理的处理器在对速度要求较高的场合如数字签名、身份验证中特别有用。
搜索关键词: 智能化 硬件 rsa 解密 处理器
【主权项】:
1.一种RSA加解密处理器,采用超标量流水线方式,将待处理信息以1024位为一个数据块,并将数据块以最高64位为基本加工单元进行加/解密处理,其特征在于:所述的RSA加解密处理器包括:控制逻辑模块(1)、数据缓存模块(2)、寄存器组模块(3)以及算术逻辑模块(4),其中,数据缓存模块(2)通过双向数据线DATA_BUS与地址总线ADDR与外部交换数据;数据缓存模块(2)通过数据线EDBBUS和RESULT与寄存器组模块(3)相连,用于与寄存器组模块(3)进行加/解密所需的数据及处理结果的交换;寄存器组模块(3)用于保存加解密处理所需的数据,以及运算过程产生的中间数据(商和余数),经由数据线CODE,MODE,QUO,R与算术逻辑模块(4)相连;控制逻辑模块(1)与数据缓存模块(2)、寄存器组模块(3)及算术逻辑模块(4)分别相连,提供对寄存器组模块(3)进行读写所须的地址、对数据缓存模块(2)的读写操作控制信号、以及对算术逻辑模块(4)的移位控制信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京国芯安集成电路设计有限公司,未经北京国芯安集成电路设计有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/01110395.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top