[发明专利]交错/解交错的方法及装置无效
申请号: | 01110508.9 | 申请日: | 2001-04-05 |
公开(公告)号: | CN1378372A | 公开(公告)日: | 2002-11-06 |
发明(设计)人: | 黄咸钧;邹庆锴;陈伟坚 | 申请(专利权)人: | 矽统科技股份有限公司 |
主分类号: | H04L29/06 | 分类号: | H04L29/06;H03M13/27 |
代理公司: | 永新专利商标代理有限公司 | 代理人: | 蹇炜 |
地址: | 中国*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种交错/解交错的方法及其装置,而收发机是供不对称数字用户线路的收发机使用,其特征在于根据进入数据的各字节指针产生一与该字节指针相同的读出指针,先将储存在一数据缓冲器对应该读出指针的地址内的数据读出,再利用对应该字节指针与延迟关系所产生的一写入指针,将进入数据写入该数据缓冲器中对应的地址,因而降低所需存储器的数量,以节省芯片面积。 | ||
搜索关键词: | 交错 方法 装置 | ||
【主权项】:
1、一种交错/解交错的方法,是供不对称数字用户线路的收发机使用,该交错在一预定的交错深度与由多个代码字组成的一进入数据中的各代码字具有一预定的代码字长度下执行,而各代码字中的各字节分别具有一相对应的指针,其特征在于该方法包括以下步骤:1)根据该预定交错深度与该预定代码字长度为基础,计算出所述字节的指针所对应的一群读出指针与写入指针,储存于一指针产生器中,并计算出分别对应所述指针的行数据缓冲器的起始地址与结束地址于一地址产生器;2)由一控制器控制由该指针产生器输出对应各字节的指针的一读出指针送至该地址产生器,而该控制器并控制该地址产生器输出对应该读出指针的一读出地址至一数据缓冲器,并由该控制器控制该数据缓冲器中对应该读出地址的一地址内的数据经一多工器传送出;3)由该控制器控制该指针产生器,产生对应各字节的指针的一写入指针至该地址产生器,并控制该地址产生器输出对应该写入指针的行数据缓冲器的起始地址作一写入地址至该数据缓冲器,而由该控制器将各该字节数据写入该数据缓冲器中对应该写入地址的一地址中;4)递增该写入地址,并检验经该递增的写入地址是否等于其所位于的该行数据缓冲器的结束地址,若该地址小于该行数据缓冲器的结束地址,则将该递增的写入地址作为其后相同的该写入指针的写入地址,而若该地址等于该行数据缓冲器的结束地址,则重置该写入地址为该数据缓冲器的起始地址作为其后相同的该写入指针的写入地址;及5)递增该字节的指针,并将该递增的指针除以该代码字长度后取余数,作该输入数据的字节指针跳回步骤2)继续循环至该进入数据的所述字节都已经上述步骤送出为止。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于矽统科技股份有限公司,未经矽统科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/01110508.9/,转载请声明来源钻瓜专利网。