[发明专利]一种总线-总线快速传输装置无效
申请号: | 01126766.6 | 申请日: | 2001-09-13 |
公开(公告)号: | CN1407467A | 公开(公告)日: | 2003-04-02 |
发明(设计)人: | 邵士文;刘嵘;李光 | 申请(专利权)人: | 深圳市中兴通讯股份有限公司上海第二研究所 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 20023*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种总线-总线快速传输装置,包括核心控制模块、数据存取模块、高速宽位处理器控制接口模块、高速宽位主从或直接内存存取控制接口模块、低速接口处理器或专用芯片控制接口模块、中断控制模块及寄存器;本发明是在64位宽或32位宽高速处理器与8位宽低速接口处理器或专用芯片之间加入一总线-总线数据快速传输装置,两者的数据传输总线不直接相连,而分别与本发明装置相连。当有数据从高速处理器向低速接口处理器或专用芯片传输时,高速处理器先以64位宽或32位宽高速写入总线-总线数据快速传输装置中的数据存取区,然后再由本发明装置以8位宽逐步写入8位宽低速接口处理器或专用芯片。 | ||
搜索关键词: | 一种 总线 快速 传输 装置 | ||
【主权项】:
1、一种总线-总线快速传输装置,其特征在于,包括核心控制模块、数据存取模块、高速宽位处理器控制接口模块、高速宽位主从或直接内存存取控制接口模块、低速接口处理器或专用芯片控制接口模块、中断控制模块及寄存器;所述核心控制模块:作为整个装置的控制核心,负责整个装置的状态处理、状态机的迁延、其它模块的管理和协调等;所述数据存取模块:包括数据存储区、数据驱动器、数据选择器等,输入/输出数据通过数据驱动器和数据选择器在核心控制模块的控制下存入数据存储区或从数据存储区取出;所述高速宽位处理器控制接口模块:作为与高速宽位处理器的接口,使高速宽位处理器对本装置进行初始化和控制,并完成对低速接口处理器或专用芯片的直接控制;所述高速宽位主从或直接内存存取控制接口模块:在高速宽位处理器和低速接口处理器或专用芯片之间存在大批量数据交换时,产生各种主从或直接内存存取控制信号,送往核心控制模块;所述低速接口处理器或专用芯片控制接口模块:作为与低速接口处理器或专用芯片的控制接口,与核心控制模块、数据存储模块相连;所述中断控制模块:负责各种中断信号的接收和产生,用于控制高速宽位处理器的中断;所述寄存器:接收来自高位处理器的数据,在核心控制模块的控制下,存取各模块的状态、控制、接收请求及响应。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市中兴通讯股份有限公司上海第二研究所,未经深圳市中兴通讯股份有限公司上海第二研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/01126766.6/,转载请声明来源钻瓜专利网。
- 上一篇:一种对传真通讯进行监测的方法和系统
- 下一篇:一种高浓度铝酸钠溶液的制备方法