[发明专利]一种双通道共享存储器的实现方法有效
申请号: | 01135091.1 | 申请日: | 2001-11-27 |
公开(公告)号: | CN1421789A | 公开(公告)日: | 2003-06-04 |
发明(设计)人: | 涂君;雷春 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16 |
代理公司: | 北京德琦专利代理有限公司 | 代理人: | 夏宪富 |
地址: | 518057 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种双通道共享存储器的实现方法,是在设置该共享存储器的工作时钟频率、切换控制信号和输出/输入信号的时序上采用多种技术措施如将该共享存储器的时钟频率设置为其所连接的逻辑IC或ASIC芯片的系统时钟频率的两倍,将该共享存储器的切换控制信号设置为和其所连接的逻辑IC或ASIC芯片的系统时钟同频、同相的开关选择信号等,把一个单端口的存储器等效成一个双端口的存储器,使得逻辑IC或ASIC芯片内部的两个不同模块,可分别得到一个独立的存储器访问接口,并且该接口的时钟频率和整个系统的时钟频率相同,应用非常方便,从而得到一种在共享存储器的容量、成本、设计的复杂性和系统性能等多方面都结合得较好,且可普遍应用的外部共享存储器的实现方法。 | ||
搜索关键词: | 一种 双通道 共享 存储器 实现 方法 | ||
【主权项】:
1、一种双通道共享存储器的实现方法,其特征在于:该方法包括有下列步骤:(1)首先将该共享存储器的工作时钟频率设置为其所连接的逻辑IC或ASIC芯片的系统时钟频率的两倍,使该逻辑IC或ASIC芯片内部的两个不同模块可以采用分时的方法从两个独立的访问通道分别访问该外部共享存储器;(2)因为该双通道共享存储器模块的逻辑结构为一个受切换控制信号控制选通的多路二选一开关,将该切换控制信号设置为和该共享存储器所连接的逻辑IC或ASIC芯片的系统时钟同频、同相的开关选择信号,使上述两个独立访问通道的地址信号、数据信号和读写控制信号分别在该切换控制信号为“1”和“0”的时刻被送到多路二选一开关的输出端;(3)对上述多路二选一开关输出的地址信号、数据信号和控制信号进行时序调整,然后再将其输出到外部共享存储器的相应管脚,以满足外部共享存储器对于各信号之间的时序要求;(4)对输入的数据信号分别进行时序调整和锁存处理后,得到两个通道的数据输入信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/01135091.1/,转载请声明来源钻瓜专利网。
- 上一篇:散热板热管制造方法
- 下一篇:农源全降解植物纤维复合材料餐具配方