[实用新型]MPEG-2编码器数据流输出接口无效
申请号: | 01237544.6 | 申请日: | 2001-04-26 |
公开(公告)号: | CN2479701Y | 公开(公告)日: | 2002-02-27 |
发明(设计)人: | 姜万勐;董瑞安 | 申请(专利权)人: | 郑向宏 |
主分类号: | H04N7/26 | 分类号: | H04N7/26 |
代理公司: | 安徽省合肥新安专利代理有限责任公司 | 代理人: | 何梅生 |
地址: | 230088 安徽省合肥*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | MPEG-2编码器数据流输出接口,其特征是在输出插座J301前端,设置驱动隔离电路U302,编码数据接入U302的数据输入端,缓冲后由插座J301输出;设置输出码流时钟跳线器J303,内部时钟和外部时钟可在跳线器上选择输出。本实用新型可有效地避免传输失真、降低误码率。内、外部时钟可选的工作方式极大地增加了使用灵活性。 | ||
搜索关键词: | mpeg 编码器 数据流 输出 接口 | ||
【主权项】:
1、MPEG-2编码器数据流输出接口,其特征是:a、在输出插座J301前端,设置由芯片U302(74ABT244DE)构成的驱动隔离电路,编码数据STRDATA0-STRDATA7接入芯片U302的数据输入端,缓冲后由输出插座J301输出;b、设置输出码流时钟跳线器J303,内部时钟PIXCLK经芯片U302缓冲后,一路在插座J301上输出,另一路接至跳线器J303的STRCLKI1可选端(1脚);外部时钟STRCLKE由插座J303引入(24脚),经芯片U302缓冲后接至跳线器J303的STRCLKE1可选端(3脚),由跳线器(2脚)输出被选的内部时钟或外部时钟。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑向宏,未经郑向宏许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/01237544.6/,转载请声明来源钻瓜专利网。
- 上一篇:电子婴儿秤
- 下一篇:避免电磁辐射的手机耳机及话筒