[发明专利]闪存的多库同时操作有效
申请号: | 01806325.X | 申请日: | 2001-03-12 |
公开(公告)号: | CN1419697A | 公开(公告)日: | 2003-05-21 |
发明(设计)人: | 赤荻隆男;肯瑞亚·奴燕;李·爱德华·克来芬地 | 申请(专利权)人: | 先进微装置公司;富士通株式会社 |
主分类号: | G11C16/08 | 分类号: | G11C16/08 |
代理公司: | 北京纪凯知识产权代理有限公司 | 代理人: | 戈泊,程伟 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种用于多库(或N个库)同时操作闪存的地址缓冲器和译码装置。在对N个库其中一库进行读取操作的期间,可仅对其他N-1个库的任何一库进行写入操作。在对N个库其中一库进行写入操作的期间,可仅对其他N-1个库的任何一库进行读取操作。地址缓冲器和译码装置包含有控制逻辑电路(218)、位于N个库的每一个库中的地址选择电路、和地址缓冲电路(220)。控制逻辑电路(218)用于产生N个读取选择信号以便从N个库中选择一个库进行读取操作及N个写入选择信号以便从N个库中选择另一个库进行写入操作。将各地址选择电路建构成从控制逻辑电路(218)的N个读取选择信号的个别其中之一和N个写入选择信号的个别其中之一接收。地址缓冲电路(220)用于同时提供写入地址和读取地址以便存取核心内存单元。各写入和读取地址的第一部分是提供给控制逻辑电路(218)以便产生个别的N个读取选择信号和N个写入选择信号。各写入和读取地址的个别第二部分是提供给个别的地址选择电路。 | ||
搜索关键词: | 闪存 同时 操作 | ||
【主权项】:
1.一种协助对在内存内的核心内存单元的N个库进行同步读取和写入操作的地址缓冲器和译码装置,在对N个库之中的一库进行读取操作期间,可对其他N-1个库的任何一库进行写入操作;且其中在对N个库其中一库进行写入操作期间,可对其他N-1个库的任何一库进行读取操作,该装置包含有:控制逻辑电路,用于产生N个读取选择信号以便从N个库中选择一个进行读取操作的库及N个写入选择信号以便从N个库中选择另一个进行写入操作的库;地址选择电路,位于N个库的每一个库中,其中每一个地址选择电路建构成可从N个读取选择信号的个别其中一个和N个写入选择信号的个别其中一个的控制电路接收;和地址缓冲电路,用于同时提供写入地址和读取地址以便存取核心内存单元,其中各该写入和读取地址的第一部分是提供给控制逻辑电路以便产生个别的N个读取选择信号和N个写入选择信号,而写入和读取地址的个别第二部分则是提供给各地址选择电路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于先进微装置公司;富士通株式会社,未经先进微装置公司;富士通株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/01806325.X/,转载请声明来源钻瓜专利网。