[发明专利]制作和CMOS电路集成在一起的异质结光电二极管的方法有效
申请号: | 01820861.4 | 申请日: | 2001-10-12 |
公开(公告)号: | CN1481585A | 公开(公告)日: | 2004-03-10 |
发明(设计)人: | C·J·R·P·奥古斯托;L·福里斯特 | 申请(专利权)人: | 量子半导体有限公司 |
主分类号: | H01L27/144 | 分类号: | H01L27/144;H01L27/146;H01L31/18;H01L31/0352 |
代理公司: | 上海专利商标事务所 | 代理人: | 李家麟 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种通过在标准CMOS器件的预先指定的有源区域上选择性的外延生长/淀积形成薄膜p-i-p异结光电二极管的方法。该薄膜p-i-p光电二极管形成在有源区域(例如n+掺杂的区域),并且在底部(衬底)一侧通过和特定的有源区域相应的“阱接触”而被接触。因为特定的有源区域只有一种类型的掺杂,因此没有实际的势阱。每一个光电二极管的顶部有一个形成在其上的独立的接触。在不需要改变任何为“纯粹”的CMOS工艺流程开发的步骤这个意义上,p-i-p光电二极管的选择性外延生长是标准化的。因为有源区域是外延淀积的,因此在外延工艺期间就有形成急剧的掺杂剖面和带隙机制的可能性,从而优化几个高性能的器件参数。这种和CMOS电路单片集成的新类型的光传感结构将光吸收有源区域从MOSFETs分离出来,因此而施加到光电二极管的偏压能够从MOSFETs的源,漏,栅和衬底(阱)之间的偏压独立出来。 | ||
搜索关键词: | 制作 cmos 电路 集成 在一起 异质结 光电二极管 方法 | ||
【主权项】:
1.一种制造和CMOS电路单片集成的一种异结光电二极管的方法,其特征在于,该方法包括的步骤为:(a)在一个半导体衬底上制作其中存在多个有源区域的CMOS结构,一些有源区域用标准的CMOS工艺制作,一些经选择的其他有源区域只有一种掺杂类型为两个阱和结而被注入,(b)在所述多个有源区域中的经选择的一部分有源区域上进行光电二极管模块的有选择的外延生长,(c)在至少每一个外延生长的光电二极管模块的经选择的区域上形成金属互连的接触层,(d)在所述接触层的顶部形成金属互连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于量子半导体有限公司,未经量子半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/01820861.4/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L27-00 由在一个共用衬底内或其上形成的多个半导体或其他固态组件组成的器件
H01L27-01 .只包括有在一公共绝缘衬底上形成的无源薄膜或厚膜元件的器件
H01L27-02 .包括有专门适用于整流、振荡、放大或切换的半导体组件并且至少有一个电位跃变势垒或者表面势垒的;包括至少有一个跃变势垒或者表面势垒的无源集成电路单元的
H01L27-14 . 包括有对红外辐射、光、较短波长的电磁辐射或者微粒子辐射并且专门适用于把这样的辐射能转换为电能的,或适用于通过这样的辐射控制电能的半导体组件的
H01L27-15 .包括专门适用于光发射并且包括至少有一个电位跃变势垒或者表面势垒的半导体组件
H01L27-16 .包括含有或不含有不同材料结点的热电元件的;包括有热磁组件的
H01L 半导体器件;其他类目中不包括的电固体器件
H01L27-00 由在一个共用衬底内或其上形成的多个半导体或其他固态组件组成的器件
H01L27-01 .只包括有在一公共绝缘衬底上形成的无源薄膜或厚膜元件的器件
H01L27-02 .包括有专门适用于整流、振荡、放大或切换的半导体组件并且至少有一个电位跃变势垒或者表面势垒的;包括至少有一个跃变势垒或者表面势垒的无源集成电路单元的
H01L27-14 . 包括有对红外辐射、光、较短波长的电磁辐射或者微粒子辐射并且专门适用于把这样的辐射能转换为电能的,或适用于通过这样的辐射控制电能的半导体组件的
H01L27-15 .包括专门适用于光发射并且包括至少有一个电位跃变势垒或者表面势垒的半导体组件
H01L27-16 .包括含有或不含有不同材料结点的热电元件的;包括有热磁组件的