[发明专利]软件模拟序网N+1个并行程序的结构和方法无效
申请号: | 02108163.8 | 申请日: | 2002-03-28 |
公开(公告)号: | CN1448840A | 公开(公告)日: | 2003-10-15 |
发明(设计)人: | 徐肇昌;吴东明 | 申请(专利权)人: | 徐肇昌 |
主分类号: | G06F9/40 | 分类号: | G06F9/40 |
代理公司: | 北京康信知识产权代理有限责任公司 | 代理人: | 余刚 |
地址: | 200040 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及软件创建并程的嵌套结构和并程的调用。并程是从程序角度对先有技术序网的一种看法,也包括N+1个并程分支程序模块和(数据)令牌结构。根据本发明的单机环境,并程转化为一种用时分方式运行并程分支程序的结构,其中,通过分支程序中出现的读、一致化、写三种处理数据的子程序,实现各并程分支程序的悬挂、就绪处理,并由时分处理程序模块管理分支程序的运行。并程运行过程将出现一个并程数据序的执行过程,支持并程模块的并行和嵌套。本发明并程结构简化了时分管理模块程序结构,还产生了第N+1个分支程序资源。 | ||
搜索关键词: | 软件 模拟 并行 程序 结构 方法 | ||
【主权项】:
1.一种基于单机环境的并程结构模块,其特征在于包括:N+1个并程分支程序模块(N≥1),通过N+1个独立结构的分支程序时分运行(突出和并行运行的时分区别)实现并程模块的运行,在每个所述的并程分支程序的读并程数据、写并程数据、和并程数据一致化三类序网指令的子程序支持下,完成并程分支程序的数据传送和同步;和一个管理程序模块,用于响应来自所述并程分支程序的信息,支持并程分支程序的悬挂、就绪、和运行状态。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于徐肇昌,未经徐肇昌许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/02108163.8/,转载请声明来源钻瓜专利网。
- 上一篇:多组分单外包装自动喷漆装置
- 下一篇:浅槽隔离的方法