[发明专利]最低电位为共模电平的模拟信号输入管脚的静电保护方法有效
申请号: | 02131733.X | 申请日: | 2002-09-23 |
公开(公告)号: | CN1485911A | 公开(公告)日: | 2004-03-31 |
发明(设计)人: | 丁然 | 申请(专利权)人: | 珠海炬力集成电路设计有限公司 |
主分类号: | H01L23/60 | 分类号: | H01L23/60 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 519085广东省珠海市金鼎*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种最低电位为共模电平的模拟信号输入管脚的静电保护方法,其特征在于:该方法包括由一个PMOS(MP),两个电阻R1和R2,一个电容C,一个电源到地的泄放电路共同组成保护电路,电阻R2设置于输入管脚与内部电路之间,所述电容C的一端分别连接输入管脚及电阻R2,所述电容C的另一端分别连接电阻R1及PMOS(MP)。所述的CMOS集成电路中阱(Well)和衬底(Substrate)形成的电源和地之间设置有寄生二极管。 | ||
搜索关键词: | 最低 电位 电平 模拟 信号 输入 管脚 静电 保护 方法 | ||
【主权项】:
1、最低电位为共模电平的模拟信号输入管脚的静电保护方法,其特征在于:该方法包括由一个PMOS(MP),两个电阻R1和R2,一个电容C,一个电源到地的泄放电路共同组成保护电路,电阻R2设置于输入管脚与内部电路之间,所述电容C的一端分别连接输入管脚及电阻R2,所述电容C的另一端分别连接电阻R1及PMOS(MP)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海炬力集成电路设计有限公司,未经珠海炬力集成电路设计有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/02131733.X/,转载请声明来源钻瓜专利网。
- 上一篇:半导体器件
- 下一篇:降低静电放电损坏的倒装SOI芯片结构与制造方法