[发明专利]校准方法和存储系统有效

专利信息
申请号: 02142572.8 申请日: 2002-08-03
公开(公告)号: CN1402259A 公开(公告)日: 2003-03-12
发明(设计)人: 松井义德 申请(专利权)人: 尔必达存储器股份有限公司
主分类号: G11C29/00 分类号: G11C29/00;G11C11/34
代理公司: 中国专利代理(香港)有限公司 代理人: 吴立明,陈霁
地址: 日本*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 在具有一个存储控制器20和至少一个DRAM30的存储系统中,存储控制器20从DRAM30接收一个作为伪时钟信号的连续和交替的反相信号,并且根据该连续交替的反相信号和一个基准时钟信号产生一个用于DQ信号的内部接收时钟信号。然后,存储控制器20计算从发出OUT1指令给DRAM30的时刻起直到从DRAM30接收到一个作为的DQ数据信号的高电平数据信号为止的接收内部时钟的数目,并将该计算结果保持为延迟时钟的数目。因此,在发出该读取指令之后,经过等同于该延迟时钟的数目的时间之后,存储控制器20可以根据该内部接收时钟信号接收读出的数据(DQ信号)。
搜索关键词: 校准 方法 存储系统
【主权项】:
1.一种用于存储系统的校准方法,该存储系统包括一个存储控制器和一个半导体存储器设备,根据基准时钟信号在半导体存储器设备和存储控制器之间进行信号传输,以及利用该存储控制器从半导体存储器设备适当地接收一个DQ信号,包括:第一个步骤,依照一个具有调节的参考时钟相位的参考时钟信号,从半导体存储器设备将一个作为初始化DQ信号的连续交替反相信号发送给DQ总线;和第二个步骤,响应于初始化DQ信号,在存储控制器中产生一个内部接收时钟信号,相对于由存储控制器接收的初始化DQ信号具有一个保持的相位差,其中根据该内部接收时钟信号,存储控制器从半导体存储器设备接收DQ信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于尔必达存储器股份有限公司,未经尔必达存储器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/02142572.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top