[发明专利]高速信息安全处理器无效

专利信息
申请号: 02145032.3 申请日: 2002-10-31
公开(公告)号: CN1405687A 公开(公告)日: 2003-03-26
发明(设计)人: 严晓浪;沈海斌;何乐年 申请(专利权)人: 浙江大学
主分类号: G06F12/14 分类号: G06F12/14;G06F13/14;H04L9/00
代理公司: 杭州求是专利事务所有限公司 代理人: 韩介梅
地址: 310027 浙*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明的高速信息安全处理器包括嵌入式处理器CPU、软密码引擎、内部总线、数据收发器、PCI/PCMCIA总线接口、控制通路和数据通路,所说的软密码引擎包括可重构密码算术逻辑部件、标准密码算术逻辑部件、与内部总线相连的随机数发生器,数据包分发器、密码控制寄存器、输入队列和输出队列。该高速信息安全处理器不需要通过额外的转换电路,可以直接支持各种网络协议,并可使用户以软件编程的方式来实现其自定义的密码算术逻辑部件,应用方式灵活,而且密码算法更具有特殊性、便于保密。
搜索关键词: 高速 信息 安全 处理器
【主权项】:
1.一种高速信息安全处理器,其特征是它包括:嵌入式处理器CPU[1]、软密码引擎[2]、内部总线[3]、数据收发器[4]、PCI/PCMCIA总线接口[5]、控制通路[6]和数据通路[7],所说的软密码引擎[2]包括:可重构密码算术逻辑部件[12]、标准密码算术逻辑部件[13]、与内部总线[3]相连的随机数发生器[14],数据包分发器[15]、密码控制寄存器[16]、输入队列[17]和输出队列[18],PCI/PCMCIA总线接口[5]用于与外部计算机系统的PCI总线或PCMCIA总线连接,数据收发器[4]将来自PCI/PCMCIA总线接口[5]的控制信息与数据信息区分开,其输出的控制信息通过控制通路[6],经内部总线[3]传输到嵌入式处理器CPU[1],输出的数据信息通过数据通路[7]传输到软密码引擎[2]的数据包分发器[15],该数据包分发器[15]与可重构密码算术逻辑部件[12]、标准密码算术逻辑部件[13]、输入队列[17]和输出队列[18]相连,密码控制寄存器[16]与可重构密码算术逻辑部件[12]、标准密码算术逻辑部件[13]、内部总线[3]及数据包分发器[15]相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/02145032.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top