[发明专利]数字波产生装置与方法无效
申请号: | 02157106.6 | 申请日: | 2002-12-12 |
公开(公告)号: | CN1416116A | 公开(公告)日: | 2003-05-07 |
发明(设计)人: | 庄英朗 | 申请(专利权)人: | 威盛电子股份有限公司 |
主分类号: | G11B7/0045 | 分类号: | G11B7/0045;G11B7/125 |
代理公司: | 北京市柳沈律师事务所 | 代理人: | 王志森,黄小临 |
地址: | 台湾省台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种数字波产生装置,根据基本时钟信号产生高精准度的数字波。基本时钟信号的周期可分为数个时间点,数字波的电平于这些时间点切换。数字波产生装置包括延迟锁相装置,用以根据所述基本时钟信号产生n个延迟后时钟信号。还包括第一与第二多路转换器,依据第一与第二选择信号以输出所述延迟后时钟信号之一。数字波产生装置还包括第一与第二边缘触发式触发器,接收所述第一与第二多路转换器的输出。还包括逻辑门,根据所述第一与第二边缘触发式触发器的输出以得到所述数字波。其中数字波根据第一选择信号而转变,并根据第二选择信号而再转变。本发明利用低频时钟信号即可产生高精准度的数字波,比起传统装置的高频时钟信号更易实现且节省成本。 | ||
搜索关键词: | 数字 产生 装置 方法 | ||
【主权项】:
1.一种数字波产生装置,用以产生一数字波,一基本时钟信号的周期可分为多个时间点,所述数字波于所述时间点被触发,所述数字波产生装置包括:一延迟锁相装置,用以根据所述基本时钟信号产生多个延迟后时钟信号,其中每个延迟后时钟信号所延迟的时间不同;一第一多路转换器,与所述延迟锁相装置耦接,依据一第一选择信号以输出所述延迟后时钟信号之一;一第二多路转换器,与所述延迟锁相装置耦接,依据一第二选择信号以输出所述延迟后时钟信号之一;一第一边缘触发式触发器,接收所述第一多路转换器的输出信号;一第二边缘触发式触发器,接收所述第二多路转换器的输出信号;一第一逻辑门,根据所述第一与第二边缘触发式触发器的输出以得到所述数字波;一第二逻辑门,接收所述第一多路转换器的输出与反馈的所述数字波,以产生一第一触发信号来控制所述第一边缘触发式触发器;一第一存储装置,根据所述基本时钟信号而接收一第一数据信号,并根据所述第二逻辑门的输出而输出所述第一选择信号至所述第一多路转换器;一第三逻辑门,接收所述第二多路转换器的输出与反馈的所述数字波,以产生一第二触发信号来控制所述第二边缘触发式触发器;一第二存储装置,其根据所述基本时钟信号而接收一第二数据信号,并根据所述第三逻辑门的输出而输出所述第二选择信号至所述第二多路转换器;
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威盛电子股份有限公司,未经威盛电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/02157106.6/,转载请声明来源钻瓜专利网。