[实用新型]半导体构装基板无效
申请号: | 02202170.1 | 申请日: | 2002-01-28 |
公开(公告)号: | CN2518221Y | 公开(公告)日: | 2002-10-23 |
发明(设计)人: | 许志行;张文远 | 申请(专利权)人: | 威盛电子股份有限公司 |
主分类号: | H01L23/12 | 分类号: | H01L23/12 |
代理公司: | 北京集佳专利商标事务所 | 代理人: | 王学强 |
地址: | 台湾省台北县*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种半导体构装基板,利用叠层法完成内部的叠层线路结构之后,再利用积层法完成外部的积层线路结构,可提供高密度低间距的半导体构装基板,且特别是高密度低间距的覆晶球格阵列构装基板。此外,此半导体构装基板的顶面的凸块垫更分成电源/接地凸块垫、第一信号凸块垫及第二信号凸块垫,其中这些电源/接地凸块垫位于基板中央,而这些第一信号凸块垫分布于这些电源/接地凸块垫的外围,而这些第二信号凸块垫则分布于这些第一信号凸块垫的外围。 | ||
搜索关键词: | 半导体 构装基板 | ||
【主权项】:
1、一种半导体构装基板,其特征是,至少包括:一叠层线路结构,具有一第一表面及对应的一第二表面,包括:图案化的多个内导线层,依次相互重叠,多个内绝缘层,分别配置于二相邻的该些内导线层之间,用以隔离该些内导线层,并与该些内导线层相互交错叠合,以及多个镀通插塞,分别同时贯穿该些内绝缘层及该些内导线层,其中该些内导线层经由该些镀通插塞而彼此电性连接;以及一积层线路结构,包括:一第一外绝缘层及一第二外绝缘层,分别配置于该叠层线路结构的该第一面及该第二面,图案化的一第一外导线层及一第二外导线层,分别配置于该第一外绝缘层及该第二外绝缘层的表面,并分别具有多个第一接合垫及多个第二接合垫,多个第一导通插塞及多个第二导通插塞,分别贯穿该第一外绝缘层及该第二外绝缘层,其中该第一外导线层及该第二外导线层分别经由该些第一导通插塞及该些第二导通插塞而与该些内导线层相电性连接,并且该些第一导通插塞及该些第二导通插塞的外径均小于该些镀通插塞的外径。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威盛电子股份有限公司,未经威盛电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/02202170.1/,转载请声明来源钻瓜专利网。
- 上一篇:蜡液冷却箱
- 下一篇:无级变速器的缓冲储能器