[实用新型]核心逻辑芯片无效
申请号: | 02282826.5 | 申请日: | 2002-10-14 |
公开(公告)号: | CN2596407Y | 公开(公告)日: | 2003-12-31 |
发明(设计)人: | 刘智源;林吉星;林美龄;余嘉兴 | 申请(专利权)人: | 威盛电子股份有限公司 |
主分类号: | G06F1/16 | 分类号: | G06F1/16;G06F13/14 |
代理公司: | 隆天国际知识产权代理有限公司 | 代理人: | 陈红;潘培坤 |
地址: | 暂无信息 | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型为一种核心逻辑芯片,应用于一个人计算机系统中,该个人计算机系统中包括有一系统内存模块与一显示器,而该核心逻辑芯片上包括下列电路:一原始内存控制电路,其发出一第一读写信号;一第一数据传输信道,信号连接于该原始内存控制电路与该系统内存模块的第一部分之间,其将该第一读写信号传输至该系统内存模块的第一部分;一绘图加速器,信号连接于该显示器,其进行影像数据的处理后输出至该显示器;一备用内存控制电路,信号连接于该绘图加速器,其响应该绘图加速器的控制而发出一第二读写信号;以及一第二数据传输信道,信号连接于该备用内存控制电路与该系统内存模块的第二部分之间,其将该第二读写信号传输至该系统内存模块的第二部分。 | ||
搜索关键词: | 核心 逻辑 芯片 | ||
【主权项】:
1.一种核心逻辑芯片,应用于一个人计算机系统中,其特征在于,该个人计算机系统中包括有一系统内存模块与一显示器,而该核心逻辑芯片上包括下列电路:一原始内存控制电路,其发出一第一读写信号;一第一数据传输信道,信号连接于该原始内存控制电路与该系统内存模块的第一部分之间,其将该第一读写信号传输至该系统内存模块的第一部分;一绘图加速器,信号连接于该显示器,其进行影像数据的处理后输出至该显示器;一备用内存控制电路,信号连接于该绘图加速器,其响应该绘图加速器的控制而发出一第二读写信号;以及一第二数据传输信道,信号连接于该备用内存控制电路与该系统内存模块的第二部分之间,其将该第二读写信号传输至该系统内存模块的第二部分。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威盛电子股份有限公司,未经威盛电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/02282826.5/,转载请声明来源钻瓜专利网。