[实用新型]整合式积体电路堆叠组件无效

专利信息
申请号: 02295030.3 申请日: 2002-12-30
公开(公告)号: CN2590178Y 公开(公告)日: 2003-12-03
发明(设计)人: 申请(专利权)人:
主分类号: H01L25/065 分类号: H01L25/065;H01L25/16;H01L25/18
代理公司: 北京三友知识产权代理有限公司 代理人: 刘领弟
地址: 暂无信息 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种整合式积体电路堆叠组件。为提供一种具有电性整合效果、缩短讯号传递距离、提高讯号传递速度、降低产品高度的半导体组件,提出本实用新型,它包括具上、下表面基板、下层积体电路、上层积体电路及封胶层;基板上、下表面分别设有复数个讯号输入、出端;下层积体电路具有固定于基板的上表面上的第一表面及形成复数个第一、二组焊垫第二表面;上层积体电路具有形成复数个第三组焊垫的上端面及固定于下层积体电路的第二表面上的下端面;复数条第一、二组导线分别电连接于下层积体电路的第一组焊垫与基板的讯号输入端之间及上层积体电路的第三组焊垫与下层积体电路的第二组焊垫之间;封胶层覆盖住基板、上、下层积体电路及复数条第一、二组导线。
搜索关键词: 整合 积体电路 堆叠 组件
【主权项】:
1、一种整合式积体电路堆叠组件,它包括基板、下层积体电路、上层积体电路、复数条第一组导线、复数条第二组导线及封胶层;基板具有设有复数个讯号输入端的上表面及设有复数个讯号输出端的下表面;下层积体电路具有固定于基板的上表面上的第一表面及第二表面,第二表面形成复数个经复数条第一组导线与基板上表面讯号输入端电连接的第一组焊垫;上层积体电路具有形成复数个第三组焊垫的上端面及下端面;封胶层系设于基板上表面上,并覆盖住上、下层积体电路及复数条第一、二组导线;其特征在于所述的下层积体电路第二表面形成复数个经复数条第二组导线与上层积体电路的第三组焊垫电连接的第二组焊垫;上层积体电路以其下端面固定于下层积体电路的第二表面上。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于,未经许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/02295030.3/,转载请声明来源钻瓜专利网。

同类专利
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top