[发明专利]容错计算机装置以及运行该装置的方法有效
申请号: | 02803967.X | 申请日: | 2002-02-28 |
公开(公告)号: | CN1488100A | 公开(公告)日: | 2004-04-07 |
发明(设计)人: | 奥利弗·凯泽 | 申请(专利权)人: | 西门子公司 |
主分类号: | G06F11/18 | 分类号: | G06F11/18;G06F11/16 |
代理公司: | 北京市柳沈律师事务所 | 代理人: | 马莹;邵亚丽 |
地址: | 德国*** | 国省代码: | 德国;DE |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 在一种根据本发明的计算机装置中,包括一个中继层(10)和一个处理层(30),其中,该中继层(10)由至少一个中继计算机(11,12,13)形成,该计算机可以为到达的请求数据(7)设置一个时间标记;该处理层(30)由至少两个处理计算机(201,202,20x,211,212,21y,221,222,22z)形成,该计算机由中继层(10)并行地提供请求数据(7),以及,然后各处理计算机都可以在下一个处理步骤中处理该请求数据(7),如果所述时间标记的当前值分别在有效值范围内。通过这种方式,用简单的方法实现了计算机的“隐含同步”。 | ||
搜索关键词: | 容错 计算机 装置 以及 运行 方法 | ||
【主权项】:
1.一种容错计算机装置(1),包括一个中继层(10)和一个处理层(30),其特征在于,-所述中继层(10)由至少一个中继计算机(11,12,1n)形成,该计算机可以为到达的请求数据(7)设置一个时间标记(46),-所述处理层(30)由至少两个处理计算机(201,202,20x,211,212,21y,221,222,22z)形成,该计算机由中继层(10)并行的提供请求数据(7),以及-如果所述时间标记(46)的当前值分别在有效值范围内,则然后各处理计算机都可以在下一个处理步骤(C0,C1,C2)中处理该请求数据(7)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西门子公司,未经西门子公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/02803967.X/,转载请声明来源钻瓜专利网。
- 上一篇:信息处理设备和方法
- 下一篇:分布式网络接入系统的外部处理器