[发明专利]用于电子封装的电磁干扰屏蔽无效

专利信息
申请号: 02815229.8 申请日: 2002-07-26
公开(公告)号: CN1539167A 公开(公告)日: 2004-10-20
发明(设计)人: 戴维·J·阿尔科;杰弗里·T·科芬;迈克尔·A·盖尼斯;哈维·C·哈梅尔;马里奥·英特兰特;布伦达·L·彼得森;梅根·香浓;威廉·E·萨布林斯基;克里斯托弗·T·斯普林;兰德尔·J·斯塔茨曼;雷内·韦斯曼;杰弗里·A·齐茨 申请(专利权)人: 国际商业机器公司
主分类号: H01L23/552 分类号: H01L23/552;H05K9/00
代理公司: 北京市柳沈律师事务所 代理人: 陶凤波;侯宇
地址: 美国*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 包含有EMI屏蔽的电子封装件,尤其是包含其中掩埋有接地带的半导体芯片载体结构的半导体器件,其适于降低用于高速开关电子封装的出射和入射EMI辐射。
搜索关键词: 用于 电子 封装 电磁 干扰 屏蔽
【主权项】:
1.一种包含有对抗电磁干扰(EMI)的辐射的屏蔽结构的电子封装件,包括:一具有相对的第一和第二表面的电路化衬底,所述第一表面具有第一部分和第二部分;一导电接地带,其被掩埋在所述衬底中并且在所述第一表面的所述第二部分和所述第二表面之间延伸;一半导体芯片,设置在所述第一表面的所述第一部分上;多个导电电路部件,位于所述衬底的所述第一表面的所述第一部分上并且均与所述半导体芯片电连接;以及一包括导电材料的盖部件,其被设置在与面对所述衬底的表面远离的所述半导体芯片的表面上,因此所述接地带与设置在所述衬底的第二表面上的至少一个导电部件电连接,所述盖部件和至少一个所述导电电路部件位于所述衬底的第一表面的所述第一部分上,以便将电磁屏蔽赋予所述电子封装件。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国际商业机器公司,未经国际商业机器公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/02815229.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top