[发明专利]用于像素化电子器件的静电放电保护有效
申请号: | 02815483.5 | 申请日: | 2002-07-31 |
公开(公告)号: | CN1539093A | 公开(公告)日: | 2004-10-20 |
发明(设计)人: | J·R·赫克托;N·C·比尔德;S·C·迪恩;T·奥莫托;H·瓦塔纳贝 | 申请(专利权)人: | 皇家飞利浦电子股份有限公司 |
主分类号: | G02F1/1362 | 分类号: | G02F1/1362 |
代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 张雪梅;罗朋 |
地址: | 荷兰艾*** | 国省代码: | 荷兰;NL |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种电子器件(10)包括以行和列(14,16)布置的像素(12)的阵列,具有用于寻址每个像素(12)的行和列地址线(18,20)。每一行和列地址线经过放电电路(38)连接至两个放电线(30,32)。电路在地址线的电势低于第一放电线的电势时允许在地址线和第一放电线(30)之间电荷通过,并在地址线的电势高于第二放电线的电势时允许在地址线和第二放电线(32)之间电荷通过。这在器件制造期间提供了防止在行或列地址线上的电压升高或降低的静电放电保护。通过在制造的器件的工作期间在两个放电线上提供合适电压,可以阻止放电电路工作,由此节省功率。 | ||
搜索关键词: | 用于 像素 电子器件 静电 放电 保护 | ||
【主权项】:
1.一种电子器件,包括:在衬底上提供的并且以行和列布置的像素阵列,每一像素包括开关元件;用于寻址每个像素的多个行和列地址线;其中每一行和列地址线经过第一放电器件连接至第一放电元件并且经过第二放电器件连接至第二放电元件,其中在地址线的电势低于第一放电元件的电势时,第一放电器件允许在地址线和第一放电元件之间电荷通过,和在地址线的电势高于第二放电元件的电势时,第二放电器件允许在地址线和第二放电元件之间电荷通过。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于皇家飞利浦电子股份有限公司,未经皇家飞利浦电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/02815483.5/,转载请声明来源钻瓜专利网。