[发明专利]可同步各半导体组件时钟信号源的方法及系统无效

专利信息
申请号: 03106304.7 申请日: 2003-02-21
公开(公告)号: CN1523763A 公开(公告)日: 2004-08-25
发明(设计)人: 李德维;杨武翰 申请(专利权)人: 明基电通股份有限公司
主分类号: H03L7/06 分类号: H03L7/06
代理公司: 北京市柳沈律师事务所 代理人: 马莹;邵亚丽
地址: 台湾省*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种可同步各半导体组件时钟信号源的方法及系统,其使用主从配置,指定一具有最低频率时钟信号源的半导体组件做为主要组件,并将其内的各时钟信号源校准归零后,再将校准归零的主要组件的最低时钟信号源,输出至各从属组件,以同步各从属组件时钟信号源的输出,并在各半导体组件内设置一相位检查器,通过经由该相位检查器确保各半导体组件之间及各半导体组件内部的时钟同步,因而能够正确地输出所需的各倍频时钟信号,以供各半导体组件内部电路使用。
搜索关键词: 同步 各半 导体 组件 时钟 信号源 方法 系统
【主权项】:
1.一种可同步各半导体组件时钟信号源的方法,包括下列步骤:(a)多个半导体组件内部的时钟产生器产生多时钟信号源;(b)当各时钟产生器所产生的多时钟信号源稳定时,指定该多个半导体组件中,具有最低频率时钟信号源的一半导体组件做为一主要组件,其余半导体组件则为从属组件;(c)指定该主要组件的最低频率时钟信号源做为一参考时钟信号源;(d)根据该参考时钟信号源,对主要组件内部的各时钟信号源执行相位对准检查,使得主要组件内部的各时钟信号源与该参考时钟信号源产生时钟同步,以输出一归零信号;(e)根据该归零信号,对从属组件内部的最低时钟信号源执行相位对准检查,使得主要组件的最低时钟信号源与各从属组件的最低时钟信号源产生时钟同步,以分别输出一校准信号;及(f)根据各从属组件的校准信号,分别对其内部的各时钟信号源执行相位对准检查,使得各从属组件内部的各时钟信号源与各从属组件内部相对应的最低时钟信号源产生时钟同步,因而完成各半导体组件的时钟同步。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于明基电通股份有限公司,未经明基电通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/03106304.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top