[发明专利]计算采样相位误差的计算电路有效
申请号: | 03107289.5 | 申请日: | 2003-03-21 |
公开(公告)号: | CN1447556A | 公开(公告)日: | 2003-10-08 |
发明(设计)人: | 海因内希·申克;迪尔克·德克 | 申请(专利权)人: | 印芬龙科技股份有限公司 |
主分类号: | H04L7/02 | 分类号: | H04L7/02;H04L27/01;H04B3/04;H04B3/20 |
代理公司: | 中科专利商标代理有限责任公司 | 代理人: | 龚海军 |
地址: | 联邦德国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种计算电路,用于计算判定反馈时钟相位校准电路的采样相位误差信号,具有:第一延迟单元链,具有多个串联的延迟单元,用于延迟判决装置的数字估计ak;第二延迟单元链,具有多个串联的延迟单元,用于延迟均衡信号(zk,ek);乘法器阵列,包括多个以矩阵形式排列的乘法器并将未延迟的数字估计ak和第一延迟单元链的所有延迟单元的延迟估计乘以均衡信号(zk,ek)和第二延迟单元链的所有延迟单元的延迟输出信号,以便产生乘积信号;加权电路,将乘法器阵列产生的乘积信号乘以可调的权重系数(bi,j);和加法器,将加权电路加权的乘积信号加至由计算电路信号输出端输出的采样相位误差信号(Vk)上。 | ||
搜索关键词: | 计算 采样 相位 误差 电路 | ||
【主权项】:
1.一种用于计算判定反馈时钟相位校准电路的采样相位误差信号的计算电路,其特征在于,具有:(a)第一延迟单元链(31),其具有多个串联的延迟单元,用于延迟判决装置的数字估计k;(b)第二延迟单元链(32),其具有多个串联的延迟单元,用于延迟均衡信号(zk,ek);(c)乘法器阵列(33),其包括多个以矩阵形式排列的乘法器,并将未延迟的数字估计k和第一延迟单元链(31)的所有延迟单元的延迟估计乘以均衡信号(zk,ek)和第二延迟单元链(32)的所有延迟单元的延迟输出信号,以便产生乘积信号;(d)加权电路(39),其将乘法器阵列产生的乘积信号乘以可调的权重系数(bi,j);以及具有(e)加法器(41),其将加权电路(39)加权的乘积信号加至由计算电路(1)信号输出端(24)输出的采样相位误差信号(Vk)上。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于印芬龙科技股份有限公司,未经印芬龙科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/03107289.5/,转载请声明来源钻瓜专利网。