[发明专利]具有可重配置高速缓存的数字信号处理器无效
申请号: | 03115376.3 | 申请日: | 2003-02-13 |
公开(公告)号: | CN1521632A | 公开(公告)日: | 2004-08-18 |
发明(设计)人: | 陈进 | 申请(专利权)人: | 上海汉芯半导体科技有限公司 |
主分类号: | G06F12/00 | 分类号: | G06F12/00;G06F13/14;G06F9/30 |
代理公司: | 上海交达专利事务所 | 代理人: | 王锡麟 |
地址: | 20110*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种具有可重配置高速缓存的数字信号处理器,属于数字信号处理技术领域。设置一个特定的高速缓存重配置寄存器18,来确定当前的所用的高速缓存的容量,高速缓存地址发生器根据高速缓存重配置寄存器的信息,屏蔽相应的高速缓存地址位,使用本发明的数字信号处理器,程序可以运行在16K,8K,4K等高速缓存环境下,用户可以从最小的高速缓存大小开始尝试运行程序,从小到大,评估应用程序在不同的高速缓存大小的基础上的执行效率,然后考虑每一种高速缓存的成本,找到最优的性价比。 | ||
搜索关键词: | 具有 配置 高速缓存 数字信号 处理器 | ||
【主权项】:
1.一种具有可重配置高速缓存的数字信号处理器,主要包括:程序控制单元(1)、.地址发生器单元(2)、指令译码单元(3)、数字数据处理单元(4),其特征在于还包括:片内数字数据存储器(6)、片外数字数据存储器(7)、高速缓存地址发生器(15)、高速缓存重配置寄存器(18),指令译码单元(3)连接到程序控制单元,程序控制单元(1)连接到地址发生单元、指令译码单元(3)和数字数据处理单元(4),数字数据处理单元(4)双向连接到片内数字数据存储器(6),地址发生器单元(2)由地址总线连接到片内数字数据存储器(6),同时片内数字数据存储器(6)由数据总线连接到地址发生器单元(2)、指令译码单元(3)和数字数据处理单元(4),片内数字数据存储器(6)和片外数字数据存储器(7)相连,数字数据总线与数字数据存储器(6)相连,程序控制单元(1)根据所述指令生成控制所述数字信号处理器的其他单元的操作的命令信号,设置一个特定的高速缓存重配置寄存器18,来确定当前的所用的高速缓存的容量,高速缓存地址发生器(15)根据高速缓存重配置寄存器(18)的信息,来屏蔽相应的高速缓存地址位,在直接映像的高速缓存结构中,把高速缓存地址的最几高位设置成0或1,容量减少一半就设置最高1位,再减少一半就在设置最高的第2位,依此类推。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海汉芯半导体科技有限公司,未经上海汉芯半导体科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/03115376.3/,转载请声明来源钻瓜专利网。