[发明专利]用于片上系统异步IP互连的低摆幅差分接口电路无效

专利信息
申请号: 03124098.4 申请日: 2003-05-01
公开(公告)号: CN1452082A 公开(公告)日: 2003-10-29
发明(设计)人: 杨华中;乔飞;黄刚;汪蕙 申请(专利权)人: 清华大学
主分类号: G06F13/14 分类号: G06F13/14;G06F3/00
代理公司: 暂无信息 代理人: 暂无信息
地址: 100084 北*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 用于片上系统异步IP互连的低摆幅差分接口电路属于低功耗CMOS片上系统设计技术领域,其特征在于,它含有:驱动器是采样差分式级联反相器的互连线驱动器,接收器是差分电平触发锁存器,该锁存器的输入信号从它的NMOS管MN1和MN2的源极输入,该锁存器的时钟信号是局部时钟信号,它作为采样时钟对输入低摆幅信号采样且其频率优化为输入低摆幅信号最高频率的2倍;在该锁存器输出端交叉耦合着一个用于再次减少输入信号失真的与非门式锁存器。它具有功耗极小、功耗延时积极小、结构简单、在高频大负载下性能稳定、使用调试方便的优点。
搜索关键词: 用于 系统 异步 ip 互连 低摆幅差分 接口 电路
【主权项】:
1.用于片上系统异步IP互连的低摆幅差分接口电路,含有依次串联的驱动器、互连线和接收器,其特征在于,它含有:驱动器是采用差分式级联反相器的互连线驱动器,接收器是差分电平触发锁存器,该锁存器的输入信号从它的NMOS管MN1和MN2的源极输入,该锁存器的时钟信号Clk是局部时钟信号,Clk作为采样时钟对输入低摆幅信号采样且其频率优化为输入低摆幅信号最高频率的2倍。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/03124098.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top