[发明专利]基于FPGA的高精度任意波形发生器无效
申请号: | 03124527.7 | 申请日: | 2003-06-10 |
公开(公告)号: | CN1469547A | 公开(公告)日: | 2004-01-21 |
发明(设计)人: | 宋跃;周明辉;张小平 | 申请(专利权)人: | 湘潭师范学院 |
主分类号: | H03K3/00 | 分类号: | H03K3/00;H03K3/02;H03K4/00;H03K4/06 |
代理公司: | 长沙市融智专利事务所 | 代理人: | 颜勇 |
地址: | 411201湖*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种基于FPGA的高精度任意波形发生器,包括PC、EPC2、接口电路、晶振、时标控制器、相位累加器、波形RAM区、波形个数控制器、幅度直流分量控制电路、D/A转换器、低通滤波器,其中波形发生器的核心电路如接口电路、时标控制器、相位累加器、波形RAM区、波形个数控制器、幅度直流分量控制电路集成于FPGA中,且波形发生器中的时标控制器是按对晶振信号进行分频。本发明可产生步进为0.0116Hz的正弦波、方波、矩形波、三角波及用户自定义的任意波形,且其输出信号在低频段的频率相对精度可达到很高,并保持一致,大大提高了DDS任意波形发生器在低频段的频率相对精度。 | ||
搜索关键词: | 基于 fpga 高精度 任意 波形 发生器 | ||
【主权项】:
1、一种基于FPGA的高精度任意波形发生器,其特征在于:包括PC、EPC2、接口电路、晶振、时标控制器、相位累加器、波形RAM区、波形个数控制器、幅度直流分量控制电路、D/A转换器、低通滤波器,所述PC用于输入波形参数数据、显示波形及控制波形的产生;EPC2为串行配置芯片,用于FPGA上电转载文件;接口电路,用于完成PC高速并行口EPP信号到FPGA内部三总线的转换和地址译码;晶振,用于产生一个精确的时钟信号,作为时标控制器的基准信号;时标控制器,用于对晶振输出的信号进行分频;相位累加器,用于在用户频率控制字、初相字的控制下,按其输入的时钟产生满足用户频率、初相要求的准相位字;波形RAM区,用于存储量化的波形幅值;波形个数控制器,用于预置波形个数的控制;幅度直流分量控制电路,用于输出幅度与直流分量的控制;D/A转换器,用于将幅度直流分量控制电路数字波形信号转换成模拟信号;低通滤波器,用于将D/A转换器的输出信号进行滤波。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于湘潭师范学院,未经湘潭师范学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/03124527.7/,转载请声明来源钻瓜专利网。
- 上一篇:表面波装置
- 下一篇:变换信号逻辑电平的电平变换电路