[发明专利]用于在低工作量期间减少时钟频率的方法和装置有效
申请号: | 03127198.7 | 申请日: | 2003-09-27 |
公开(公告)号: | CN1497407A | 公开(公告)日: | 2004-05-19 |
发明(设计)人: | I·S·卡扎钦斯基;D·奥伦斯坦 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F1/08 | 分类号: | G06F1/08;G06F13/14 |
代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 杨凯;王勇 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 用于集成电路(IC)的时钟频率控制单元,包括时钟发生器、有限状态机(FSM)和选通电路(GC)。FSM至少具有分别对应于非低工作量和低工作量状态的第一和第二状态。在第一状态中,GC向IC的功能单元提供频率与时钟发生器输出相同的时钟信号。在第二状态中,GC减少时钟信号的频率。在一个实施例中,GC屏蔽出时钟发生器输出的所选周期以减少时钟信号频率,FSM监视IC的操作以便当所选“低工作量”条件被检测到时(例如长时间等待的高速缓存未命中),从第一状态向第二状态转换。同样,当所选“非低工作量”条件被检测到时,FSM从第二状态向第一状态转换。 | ||
搜索关键词: | 用于 工作量 期间 减少 时钟 频率 方法 装置 | ||
【主权项】:
1.一种方法,包括:当集成电路(IC)在第一状态操作时,为第一组所选条件监视所述IC的操作,所述IC具有多个功能单元,当所述IC在所述第一状态操作时所述多个功能单元接收具有第一频率的时钟信号,所述第一组所选条件表示所述IC中的低工作量时期;以及当满足所述第一组所选条件时,使所述IC在第二状态操作,其中在所述第二状态所述时钟信号具有小于所述第一频率的第二频率。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/03127198.7/,转载请声明来源钻瓜专利网。