[发明专利]驱动电路无效
申请号: | 03127455.2 | 申请日: | 2003-08-07 |
公开(公告)号: | CN1487345A | 公开(公告)日: | 2004-04-07 |
发明(设计)人: | 楳田洋太郎;神田淳 | 申请(专利权)人: | 日本电信电话株式会社 |
主分类号: | G02F1/136 | 分类号: | G02F1/136;G09G3/36 |
代理公司: | 中科专利商标代理有限责任公司 | 代理人: | 朱进桂 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种驱动电路,包括第一和第二三端子有源元件及第一和第二延迟装置。第一和第二三端子有源元件串联连接。每一个第一和第二三端子有源元件具有放大功能和第一、第二和第三电极。每一个三端子有源元件的第二和第三电极在第一和第二电位之间串联连接。第一和第二延迟装置接收相同的输入信号。将所述第一和第二延迟装置的输出分别连接到所述第一和第二三端子有源元件的第一电极。所述第二延迟装置的延迟量大于所述第一延迟装置的延迟量。所述第一延迟装置的延迟量是包括零的有限值。 | ||
搜索关键词: | 驱动 电路 | ||
【主权项】:
1.一种驱动电路,其特征在于包括:第一和第二串联连接的三端子有源元件(T1、T2;T21、T22),所述第一和第二三端子有源元件(T1、T2;T21、T22)的每一个具有放大功能和第一、第二和第三电极,每一个三端子有源元件(T1、T2;T21、T22)的第二和第三电极在第一和第二电位(GND,Vdd)之间串联连接;以及接收相同输入信号的第一和第二延迟装置(DL1,DL2),其中,将所述第一和第二延迟装置(DL1,DL2)的输出分别连接到所述第一和第二三端子有源元件(T1、T2;T21、T22)的第一电极,所述第二延迟装置(DL2)的延迟量大于所述第一延迟装置的延迟量,和所述第一延迟装置(DL1)的延迟量是包括零的有限值。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日本电信电话株式会社,未经日本电信电话株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/03127455.2/,转载请声明来源钻瓜专利网。