[发明专利]一种数字信号处理器内部数据传输的方法有效
申请号: | 03127987.2 | 申请日: | 2003-04-28 |
公开(公告)号: | CN1543145A | 公开(公告)日: | 2004-11-03 |
发明(设计)人: | 邹立建;曾思南;张军 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | H04L12/40 | 分类号: | H04L12/40;H04L12/24;H04L12/26 |
代理公司: | 北京德琦知识产权代理有限公司 | 代理人: | 张颖玲 |
地址: | 518057广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种数字信号处理器(DSP)内部数据传输的方法,包括数据写入缓冲区和中央处理器(CPU)和从缓冲区读出数据两个过程,其中,数据写入缓冲区包括以下步骤:A1)DSP的异步传输模式通用测试操作物理接口(UTOPIA)接收到输入给DSP的信元后,发送一个事件通知直接存储器访问(DMA);A2)DMA控制UTOPIA接口将新收到的信元顺序循环写入缓冲区内;CPU从缓冲区读出数据包括以下步骤:B1)CPU查询缓冲区内是否有新信元,如果有,则CPU顺序循环读取缓冲区内的信元;如果没有,则停止信元的读取。应用本发明的方法,可实现使DSP数据处理等待时间较少,同时使尽可能少地占用CPU资源。 | ||
搜索关键词: | 一种 数字信号 处理器 内部 数据传输 方法 | ||
【主权项】:
1、一种数字信号处理器(DSP)内部数据传输的方法,其特征在于,包括数据写入缓冲区和中央处理器(CPU)从缓冲区读出数据两个过程,其中,数据写入缓冲区包括以下步骤:A1、DSP的异步传输模式通用测试操作物理接口(UTOPIA)接收到输入给DSP的信元后,发送一个事件通知直接存储器访问(DMA);A2、DMA控制UTOPIA接口将新收到的信元顺序循环写入缓冲区内;CPU从缓冲区读出数据包括以下步骤:B1、CPU查询缓冲区内是否有新信元,如果有,则CPU顺序循环读取缓冲区内的信元;如果没有,则停止信元的读取。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/03127987.2/,转载请声明来源钻瓜专利网。
- 上一篇:产生跟踪误差信号的方法及相关装置
- 下一篇:白色诺卡氏菌