[发明专利]一种数据包复用接收受控器及数据接收方法无效
申请号: | 03131808.8 | 申请日: | 2003-06-02 |
公开(公告)号: | CN1553672A | 公开(公告)日: | 2004-12-08 |
发明(设计)人: | 田小峰 | 申请(专利权)人: | 中兴通讯股份有限公司 |
主分类号: | H04L29/02 | 分类号: | H04L29/02;H04L12/56;H04L12/24;H04Q3/545 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518057深圳市南山区高*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种数据包复用接收受控器及数据接收方法,包括PHY处理器模块、接收控制模块、地址译码及锁存模块、PRPA响应模块、CPU配置模块和上行缓冲器模块;将数据长度记数器设计在PHY处理器模块中,PHY处理器模块辨认数据包包头、数据包包尾,并在数据包包尾辩识是否有Abort Sequence编码,以决定是否将丢弃信息存入上行缓冲器模块相应地址中;各个通道数据包数据和相应的信息存入上行缓冲器模块;上行缓冲器模块将数据存储的状态信息送给PRPA响应模块,经过阈值处理,或者直接指示或者经过地址查询,向主控器汇报状态。从而实现从物理层到链路层的上行方向数据包解复用,完成用户和宽带数据之间的数据交换。 | ||
搜索关键词: | 一种 数据包 接收 受控 数据 方法 | ||
【主权项】:
1.一种数据包复用接收受控器,其特征在于,包括PHY处理器模块、接收控制模块、地址译码及锁存模块、PRPA响应模块、CPU配置模块和上行缓冲器模块;所述PHY处理器模块,辨认数据包包头,数据包包尾以及数据包字节数是否超过预定的阈值等控制信息,然后将数据包和相关的信息,存入上行缓冲器模块对应地址中;所述接收控制模块,接收地址译码及锁存模块送来的通道选择信号,检测主控器的控制信号,将存储在上行缓冲器模块中相关通道的数据包以及相关的信息放到POS-PHY总线上;所述地址译码及锁存模块,将地址总线上的信号译码,作为选择上行缓冲器存储单元的依据,在传输数据前将传输通道地址锁存住;所述PRPA响应模块,接收地址译码及锁存模块送来的通道选择信号以及上行缓冲器模块各存储单元数据包存储状态信号,产生PRPA信号向主控器返回,响应主控器的有效地址查询;所述CPU配置模块,CPU接口可以访问并配制此模块,可以设置数据包的最长字节数和最短字节数,可以设置通道和外部地址的对应关系;所述上行缓冲器模块,按通道地址将数据包和数据包包头、数据包包尾等相关信息存入存储单元中,接收地址译码及锁存模块送来的通道选择信号,由接收控制模块读取相应存储单元地址中的数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/03131808.8/,转载请声明来源钻瓜专利网。
- 上一篇:缓释药物防治海带虫害方法
- 下一篇:短消息信令模拟测试系统及测试方法
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置