[发明专利]一种快闪电荷放大结构焦平面读出电路及其复位读出方法无效

专利信息
申请号: 03142613.1 申请日: 2003-06-03
公开(公告)号: CN1477859A 公开(公告)日: 2004-02-25
发明(设计)人: 陈中建;吉利久;高峻;鲁文高;刘菁;张天义 申请(专利权)人: 北京大学
主分类号: H04N5/33 分类号: H04N5/33;H01L27/148
代理公司: 北京君尚知识产权代理事务所 代理人: 余长江
地址: 10087*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种快闪电荷放大结构的焦平面读出电路及其复位读出方法。该读出电路中的像素单元复位电路位于像素单元电路以外,包括与像素单元电路阵列的列数相等的相同子单元电路,像素单元电路阵列的每一列像素单元共享一个复位子单元电路。其复位读出方法采用的是逐行复位方案。本发明的技术方案,与整个阵列同时复位方案相比,其像素单元中少了一个复位管,可以使得单元阵列的连线简单,读出电路有更大的电荷存储能力。同时,其采用的逐行复位读出方法,可以在不增加控制复杂度的情况下降低芯片中信号线的瞬态峰值电流,减小复位引起的FPN噪声。
搜索关键词: 一种 闪电 放大 结构 平面 读出 电路 及其 复位 方法
【主权项】:
1.一种快闪电荷放大结构的焦平面读出电路,包括:N×M的像素单元电路阵列,完成光电信号的转换、积分;行选择信号产生电路,产生行选信号,在行选信号的控制下,像素单元中的信号(电荷)逐行转移到列读出级;列选择信号产生电路,产生列选信号,在列选信号的控制下,信号通过输出缓冲级串行输出;时钟控制信号产生电路,其输入为主时钟Mclk与积分控制信号INT,并基于这两个时钟,产生电路工作必需的内部时钟控制信号;列读出级,即列电荷放大器线阵,实现象素信号向列读出级输出信号的转换;输出缓冲级,即输出缓冲运放,把列读出级的输出信号依次串行输出;像素单元复位电路,提供像素单元电路的复位电平及复位控制;列读出级复位电路,提供列读出级的复位电平及复位控制;其特征在于:所述像素单元复位电路位于像素单元电路以外,它包括M个相同的子单元电路,所述像素单元电路阵列的每一列像素单元共享一个复位子单元电路,每个子单元电路包括一个复位电压和一个复位开关,当复位开关的控制信号有效时,实现对像素单元的复位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学,未经北京大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/03142613.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top